会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 1. 发明申请
    • APPARATUSES AND METHODS FOR CAPTURING DATA USING A DIVIDED CLOCK
    • 使用分开的时钟捕获数据的装置和方法
    • WO2016099681A1
    • 2016-06-23
    • PCT/US2015/058832
    • 2015-11-03
    • MICRON TECHNOLOGY, INC.
    • NAM, Ki-JunPORTER, John David
    • G11C7/10G11C7/22
    • G11C7/1012G11C7/00G11C7/10G11C7/106G11C7/1087G11C7/1093G11C7/22G11C7/222G11C8/00G11C8/18G11C2207/107H03K3/017H03K5/1502H03L7/06
    • Apparatuses and methods for capturing data using a divided clock are described. An example apparatus includes a clock divider configured to receive a DQS signal, and to provide divided clock signals. A divided clock signal of the divided clock signals has a frequency that is less than a frequency of the DQS signal. The example apparatus further includes a command circuit configured to receive a command, and to assert one of a plurality of flag signals based on the divided clock signals and on a defined latency from a time of receipt of the command. The example apparatus further includes a data capture circuit configured serially receive data associated with the command and to provide deserialized data responsive to the divided clock signals. The data capture circuit is further configured to sort the deserialized data based on the asserted one of the plurality of flag signals to provide sorted data.
    • 描述了使用分时钟捕获数据的装置和方法。 示例性装置包括被配置为接收DQS信号并且提供分频时钟信号的时钟分配器。 分频时钟信号的分频时钟信号的频率小于DQS信号的频率。 该示例设备还包括命令电路,其被配置为接收命令,并且基于所划分的时钟信号以及从接收到该命令的时间开始确定的延迟来断言多个标志信号之一。 该示例设备还包括数据捕获电路,其配置为串行地接收与该命令相关联的数据,并且响应于划分的时钟信号来提供反序列化数据。 数据捕获电路还被配置为基于所述多个标志信号中的所述一个标记信号对反序列化数据进行排序以提供分类数据。
    • 4. 发明申请
    • 再構成可能デバイス
    • 可重新配置的设备
    • WO2016063667A1
    • 2016-04-28
    • PCT/JP2015/076610
    • 2015-09-18
    • 太陽誘電株式会社
    • 佐藤 正幸志水 勲
    • H03K19/173
    • H03K19/17728G06F9/5061G11C7/00G11C8/10G11C11/418G11C11/419H03K19/17736H03K19/17744H03K19/1776H04N19/00
    • CPUからのメインメモリアクセスを減らし、データ処理の高速化を図る。メインメモリ(600)と、接続する再構成可能デバイス(20)であって、再構成可能デバイス(20)は、互いにアドレス線又はデータ線で接続する複数の論理部を備え、各論理部は、複数のアドレス線と、複数のデータ線と、複数のアドレス線の一部から入力されるアドレスをデコードするアドレスデコーダと、アドレスデコーダのデコード線により特定される複数のメモリセルを有し、特定されたメモリセルから読み出されたデータをデータ線に出力するメモリセルアレイユニットと、を有し、メモリセルアレイユニットのアドレス線が、メインメモリのデータ出力線(RD1)と接続されている、再構成可能デバイス(20)が提供される。
    • 为了减少来自CPU的主存储器访问并增加数据处理的速度,提供了一种可重新配置的设备(20)。 可重新配置设备(20)连接到主存储器(600)并且具有通过地址线或数据线彼此连接的多个逻辑单元,其中每个逻辑单元包括多个地址线, 多个数据线,解码从多个地址线中的一些地址线输入的地址的地址解码器以及具有由地址解码器的解码线指定的多个存储单元的存储单元阵列单元,并且输出数据读取 从指定的存储单元到数据线,其中存储单元阵列单元的地址线连接到主存储器的数据输出线(RD1)。