会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 7. 发明申请
    • 増幅回路
    • 放大器电路
    • WO2008126282A1
    • 2008-10-23
    • PCT/JP2007/057191
    • 2007-03-30
    • 富士通株式会社荒井 知之工藤 真大山浦 新司
    • 荒井 知之工藤 真大山浦 新司
    • H03F1/22
    • H03F3/45183H03F1/3211H03F3/45188H03F2200/456H03F2203/45302H03F2203/45466H03F2203/45638
    • 【課題】 MOSトランジスタの製造ばらつきによる特性を補償する際に、利得の線形性補償と利得補償の両立させた増幅回路を提供することである。 【解決手段】 上記の課題を解決するための手段として、増幅回路は増幅部と、電流制御回路を備える。増幅部は出力特性のゲイン補償をするゲイン補償用MOSトランジスタと、出力特性の線形性を補償する線形性補償用MOSトランジスタを備える。ゲイン補償用MOSトランジスタのソースと線形性補償用MOSトランジスタのドレインは接続している。線形性補償用MOSトランジスタのゲートに入力信号を与え、ゲイン補償用MOSトランジスタのドレインを出力とする。  電流制御回路はゲイン補償用MOSトランジスタのドレイン-ソース間に予め定めた電流を流し、さらに、線形性補償用MOSトランジスタのドレイン-ソース間に予め定めた電流を流すように制御する。
    • 为了提供一种放大器电路,其中在补偿由MOS晶体管的制造变化引起的特性的情况下,可以实现增益线性度补偿和增益补偿。 解决问题的手段放大电路包括放大部分和电流控制电路。 放大部分包括执行输出特性的增益补偿的增益补偿MOS晶体管,并且还包括执行输出特性的线性补偿的线性补偿MOS晶体管。 增益补偿MOS晶体管的源极连接到线性补偿MOS晶体管的漏极。 输入信号被施加到线性补偿MOS晶体管的栅极,而增益补偿MOS晶体管的漏极用作输出。 电流控制电路使预定电流在增益补偿MOS晶体管的漏极和源极之间流动,同时使预定电流在线性补偿MOS晶体管的漏极和源极之间流动。
    • 8. 发明申请
    • AMPLIFICATEUR A TRANSCONDUCTANCE A FILTRE DE REJECTION DE BRUIT HORS BANDE UTILE.
    • 带有滤波器的超声波放大器,用于在有用的带外消除噪声
    • WO2008090053A1
    • 2008-07-31
    • PCT/EP2008/050380
    • 2008-01-15
    • COMMISSARIAT A L'ENERGIE ATOMIQUEWEI, James
    • WEI, James
    • H03F1/22H03F3/45
    • H03F1/223H03F1/26H03F1/3205H03F1/3211H03F3/005H03F3/45179H03F3/45188H03F3/45197H03F2200/168H03F2200/372H03F2200/421H03F2203/45481H03F2203/45496H03F2203/45652
    • L'invention concerne un amplificateur à transconductance, fournissant des variations de courant di=k.dv lorsqu'il reçoit des variations de tension dv. L'amplificateur comporte un premier transistor MOS (MN4) dont le drain fournit des courants différentiels (I-di, I+di). Il comporte un étage de sortie ayant un deuxième transistor (MP5) d'un type opposé au premier, dont la source est reliée au drain du premier, dont la grille est polarisée à un potentiel constant (Vref), et dont le drain reçoit les variations de courant qui sont fournies par le premier transistor et qui doivent être appliquées à une capacité d'échantillonnage. L'amplificateur comporte en outre un filtre (FLT) à réponse en fréquence centrée sur la fréquence centrale Fo des signaux à convertir, ayant une très haute impédance autour de cette fréquence centrale et une faible impédance en dehors du spectre utile, le filtre étant connecté à la source du deuxième transistor (MP5) de manière à dériver en dehors du deuxième transistor les variations de courant qui sont dans une bande de fréquences située hors du spectre utile.
    • 本发明涉及一种在接收到电压变化(dv)时提供电流变化(di = k.dv)的跨导放大器。 放大器包括第一MOS晶体管(MN4),其漏极提供差分电流(I-di,I + di)。 本发明还包括具有与第一晶体管相反类型的第二晶体管(MP5)的输出级。 第二晶体管的源极连接到第一晶体管的漏极,并且第二晶体管的栅极被偏置在恒定电压(Vref)。 此外,所述第二晶体管的漏极接收必须施加到采样电容的由第一晶体管提供的电流变化。 放大器还包括滤波器(FLT),其频率响应以要转换的信号的中心频率(Fo)为中心,在所述中心频率周围具有非常高的阻抗,并且在有用频谱外部具有低阻抗,由此滤波器 连接到第二晶体管(MP5)的源极,以便将位于有用光谱之外的频带中的电流变化转移离开第二晶体管。
    • 10. 发明申请
    • FREQUENCY DIVIDER CIRCUITS
    • 频率分路电路
    • WO2007085867A1
    • 2007-08-02
    • PCT/GB2007/050016
    • 2007-01-15
    • FUTURE WAVES UK LIMITEDMILLER, Robin, James
    • MILLER, Robin, James
    • H03K23/66H03K23/54
    • H03K23/544G06F1/3203G06F1/3287H03F3/189H03F3/45188H03F2200/294H03F2200/372H03F2200/489H03F2200/492Y02D10/126Y02D10/171
    • A circuit for deriving an output clock signal from an input clock signal, the output clock 5 signal having a frequency which is 1/Nth of the frequency of the input clock signal, where N is an odd number. The circuit comprises a plurality o f latches configured as a latch ring, the latches being arranged in successive pairs, each pair of latches comprising a first latch that switches on one of the rising or falling edge of the input clock signal, and a second latch that switches on the other of the rising or falling edge of 10 the input clock signal. An RS flip flop is coupled to receive at one of its set and reset inputs an output from the latch ring that is switched on a rising edge, and at the other of the set and reset inputs an output from the latch ring that is switched on a falling edge. Said output clock signal is provided at an output of the RS flip flop.
    • 用于从输入时钟信号导出输出时钟信号的电路,输出时钟5信号的频率是输入时钟信号的频率的1 / N,其中N是奇数。 电路包括被配置为锁存环的多个锁存器,锁存器被连续地对配置,每对锁存器包括第一锁存器,其中第一锁存器接通输入时钟信号的上升沿或下降沿之一,以及第二锁存器, 将输入时钟信号的上升沿或下降沿的另一个切换为10。 RS触发器被耦合以在其设置和复位输入中的一个处接收来自在上升沿上接通的锁存环的输出,并且在另一个设置和复位输入处,来自锁存环的输出被接通 一个下降的边缘。 所述输出时钟信号被提供在RS触发器的输出处。