会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 2. 发明申请
    • CONVERTISSEUR ANALOGIQUE-NUMERIQUE RAPIDE A STRUCTURE DE REPLIEMENT DE SIGNAL AMELIOREE PAR REDUCTION DU NOMBRE DE CELLULES ELEMENTAIRES
    • 具有通过减少细胞数量而改善的信号抗逆结构的高速模拟数字转换器
    • WO2009121783A1
    • 2009-10-08
    • PCT/EP2009/053570
    • 2009-03-26
    • E2V SEMICONDUCTORSBRUEL, SandrineBORE, François
    • BRUEL, SandrineBORE, François
    • H03M1/20H03M1/06
    • H03M1/002H03M1/0682H03M1/203
    • L'invention concerne les convertisseurs analogiques-numériques de haute résolution utilisant des structures d'amplificateurs différentiels dites à repliement composées de circuits différentiels (paires différentielles croisées) et de charges (transistors cascode). La structure à repliement selon l'invention comprend, dans le cas où on veut faire quatre courbes repliées à deux périodes dans la gamme utile de tensions à convertir, quatre blocs de repliement (un par courbe). Le premier comporte 7 circuits différentiels (CR 0 à CR 6 ) et huit charges (CH 0 à CH 7 ), les charges d'extrémité (CH 0 et CH 7 ) n'étant pas reliées à la sortie du bloc. Les autres blocs comportent 6 circuits différentiels (CR 1 à CR 6 ) et huit charges (CH 0 à CH 7 ), la dernière charge (CH 7 ) de chaque bloc n'étant pas reliées à la sortie de ce bloc. On gagne en encombrement, consommation, et vitesse de fonctionnement, par rapport aux structures existantes.
    • 本发明涉及使用由差分电路(交叉差分对)和负载(共源共栅晶体管)组成的称为抗混叠差分放大器的差分放大器结构的高分辨率模数转换器。 根据本发明的抗混叠结构包括当希望在要被转换的电压的有用范围内的两个周期上折叠四个曲线时,包括四个抗混叠块(每个曲线一个)。 第一块包括七个差分电路(CR0至CR6)和八个负载(CH0至CH7),最外部负载(CH0和CH7)未连接到块的输出。 其他块包括六个差分电路(CR1至CR6)和八个负载(CH0至CH7),每个块的最终负载(CH7)不连接到该块的输出。 与现有结构相比,实现了更小的占地面积,更低的消耗和更高的运行速度。
    • 4. 发明申请
    • ECHANTILLONNEUR-BLOQUEUR A DOUBLE COMMUTATEUR
    • 双开关样品保持装置
    • WO2008145753A1
    • 2008-12-04
    • PCT/EP2008/056754
    • 2008-06-02
    • E2V SEMICONDUCTORSBORE, FrançoisWINGENDER, Marc
    • BORE, FrançoisWINGENDER, Marc
    • G11C27/02
    • G11C27/024
    • L'invention concerne les échantillonneurs-bloqueurs. L'échantillonneur comprend un transistor d'entrée (T1 ) dont l'émetteur est relié à une source de courant (SC1 ) et un transistor suiveur (T2) dont l'émetteur est relié à une capacité (C ech ); une résistance (R1 ) relie l'émetteur du premier transistor à la base du deuxième. Le deuxième transistor est conducteur en mode d'échantillonnage et bloqué en mode de blocage. Un commutateur de courant (T3, T4) commande le changement de mode. Pour aider au blocage du deuxième transistor (T2), on prévoit de commuter par un commutateur (T5, T6) le courant de la source SC1 : dans la phase d'échantillonnage le courant est appliqué directement à l'émetteur du transistor d'entrée; dans la phase de blocage il est appliqué à l'émetteur par l'intermédiaire de la résistance R1. Ainsi, au début de la phase de blocage, la résistance R1 est parcourue par la somme des courants des sources SC1 et SC2 et non plus seulement par le courant de la source SC2.
    • 本发明涉及采样和保持装置。 采样器包括输入晶体管(T1),其发射极连接到电流源(SC1),并且它们遵循晶体管(T2),其发射极连接到电容器(Cech)。 电阻器(R1)将第一晶体管的发射极连接到第二晶体管的基极。 第二个晶体管在采样模式下为ON,在保持模式为OFF。 电流开关(T3,T4)控制模式的变化。 为了帮助保持第二晶体管(T2)截止,源SC1的电流由开关(T5,T6)切换。 在采样阶段,电流直接施加到输入晶体管的发射极,而在保持阶段,电流通过电阻R1施加到发射极。 因此,在保持阶段开始时,通过电阻器R1的电流是源电流SC1和SC2之和,不再仅仅是源极SC2的电流。