会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 7. 发明申请
    • METHOD FOR THE HIGH-VOLTAGE SCREENING OF AN INTEGRATED CIRCUIT
    • 方法电压筛查集成电路
    • WO03019574A3
    • 2003-05-22
    • PCT/DE0201807
    • 2002-05-18
    • BOSCH GMBH ROBERTEBERHARDT FRIEDEMANNKLOSE HANS-PETER
    • EBERHARDT FRIEDEMANNKLOSE HANS-PETER
    • G11C29/34G11C29/50G11C29/00
    • G11C29/50G11C11/41G11C29/34
    • The invention relates to measures by which means the efficacy of the high-voltage (HV) screening of integrated circuits comprising a memory structure and a word decoder can be significantly improved. A plurality of memory cells (11) of the memory structure (1) are respectively collected together to form one word. The outputs of the word decoder (2) are respectively connected to a word of the memory structure (1) by means of word lines (12). Said word decoder (2) first determines the complements of address bits from adjacent address bits by means of a logical circuit element. For each word of the memory structure (1), the word decoder (2) then determines a word line signal equivalent to 0 or 1, by means of the logical circuit element and from the address bits and the complements thereof, and can thus isolate a word of the memory structure (1) for an access, i.e. for a reading process and/or a writing process. During high-voltage screening, the supply voltage is increased for different circuit conditions designated as screening vectors. According to the invention, the logical circuit element comprises optionally activatable means for equating the address bits with the complements thereof, in such a way that a test mode can be activated in order to generate screening vectors. According to this mode, all address bits are equated and the complements of the address bits are likewise equated with the address bits.
    • 但是也有一些用于具有存储器的结构和字译码器显著改善高电压(HV)放映的有效性集成电路提出的措施。 多个存储结构(1)的存储单元(11)中的每一个被组合以形成一个字。 字解码器(2)的输出被连接到字线(12),每个与所述存储结构(1)的一个字。 与地址位的逻辑电路的帮助下确定的字译码器(2)施加的第一,这些地址位的补码。 然后,由地址位的电路逻辑和它们Komplemen用于存储器结构的每个字(1)的字线信号作为0或1,并且所确定的字译码器(2)可以是存储器结构的一个字以这种方式(1),用于访问 即 ,解锁用于读操作和/或写入操作。 当HV-筛选电源电压在不同的增加指定作为筛选载体的电路条件。 根据本发明,电路逻辑选择性用于与它们的互补物等同的地址位,从而为实现筛选载体,测试模式可被激活,其中所有的地址位设置为等于和地址位的补码也被设定为等于地址位活化的装置。
    • 8. 发明申请
    • VERFAHREN ZUM HOCHVOLT-SCREENING EINER INTEGRIERTEN SCHALTUNG
    • 用于集成电路的高压屏蔽的方法
    • WO2003019574A2
    • 2003-03-06
    • PCT/DE2002/001807
    • 2002-05-18
    • ROBERT BOSCH GMBHEBERHARDT, FriedemannKLOSE, Hans-Peter
    • EBERHARDT, FriedemannKLOSE, Hans-Peter
    • G11C29/00
    • G11C29/50G11C11/41G11C29/34
    • Es werden Massnahmen vorgeschlagen, mit denen sich die Wirksamkeit des Hochvolt (HV)-Screenings von integrierten Schaltungen mit einer Speicherstruktur und einem Word-Decoder deutlich verbessern lässt. Jeweils mehrere Speicherzellen (11) der Speicherstruktur (1) sind zu einem Wort zusammengefasst. Die Ausgänge des Word-Decoders (2) sind über wordlines (12) mit jeweils einem Wort der Speicherstruktur (1) verbunden. Der Word-Decoder (2) bestimmt mit Hilfe einer Schaltungslogik aus anliegenden Adressbits zunächst die Komplemente dieser Adressbits. Dann bestimmt der Word-Decoder (2) mit Hilfe der Schaltungslogik aus den Adressbits und deren Komplemen für jedes Wort der Speicherstruktur (1) ein wordline-Signal als 0 oder 1 und kann auf diese Weise ein Wort der Speicherstruktur (1) für einen Zugriff, d.h. für einen Lesevorgang und/oder einen Schreibvorgang, frei schalten. Beim HV-Screening wird die Versorgungsspannung bei verschiedenen, als Screening-Vektoren bezeichneten Schaltungszuständen erhöht. Erfindungsgemäss umfasst die Schaltungslogik wahlweise aktivierbare Mittel zum Gleichsetzen der Adressbits mit deren Komplementen, so dass zum Realisieren von Screening-Vektoren ein Testmodus aktiviert werden kann, bei dem alle Adressbits gleichgesetzt werden und die Komplemente der Adressbits den Adressbits ebenfalls gleichgesetzt werden.
    • 有建议的措施与具有存储器的结构和字译码器集成电路显著改善高电压(HV)放映升叶片的有效性。 在每种情况下,存储结构(1)的多个存储单元(11)被组合成一个字。 字解码器(2)的输出通过字线(12)连接到每个存储器结构(1)的一个字。 字解码器(2)首先通过施加的地址位的电路逻辑来确定这些地址位的补码。 然后,由地址位及其Komplemen˚F导航用途r处的存储器结构的每个字(1)的字线信号的电路逻辑确定的字译码器(2)为0或1,并且,以这种方式在存储器结构的字(1)F导航用途 访问,即 用于读取和/或写入。 在高压筛选中,电源电压在称为筛选矢量的不同电路状态下增加。 发明Ä用于与它们的互补物等同的地址位,从而为实现筛选载体的SS,电路逻辑可选择性激活的手段,测试模式可被激活,其中所有的地址位设置为等于和地址位的补码也被设定为等于地址位