会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 1. 发明申请
    • MICROPROCESSOR SYSTEM FOR CONTROLLING AND/OR REGULATING AT LEAST PARTLY SECURITY-CRITICAL PROCESSES
    • 用于控制BZW的微处理器系统。 调整至少部分安全关键流程
    • WO2007017445A8
    • 2007-08-30
    • PCT/EP2006064977
    • 2006-08-02
    • CONTINENTAL TEVES AG & CO OHGFEY WOLFGANGKIRSCHBAUM ANDREASTRASKOV ADRIAN
    • FEY WOLFGANGKIRSCHBAUM ANDREASTRASKOV ADRIAN
    • G06F11/10G06F11/16
    • G06F11/1048G06F11/1641G06F11/1654
    • The invention relates to a microprocessor system (60) for controlling and/or regulating at least partly security-critical processes, which system comprises two central processing units (1, 2) integrated into a chip housing, a first and a second bus system, at least one complete memory (7) on the first bus system, and check data in one or more check data memories, said data being related to data of the memory in the first bus system. The check data memory is smaller than the complete memory. The bus systems comprise comparative and/or driver components which facilitate data exchange and/or comparison of data between the two bus systems. The one or more check data memories are arranged on the first bus system. On the second bus system, neither a check data memory nor a memory safeguarding data of the memory on the first bus is used. The invention also relates to the use of the inventive microprocessor system in automotive control devices.
    • 微处理器系统(60)包括用于控制或至少集成在一个芯片外壳中央处理单元(1,2),第一和第二总线系统,至少一个完整的存储器(7)在一个第一总线系统和测试数据上或过程中的两个的安全关键部分的调节 与所述第一总线系统上的存储器,其中,所述校验数据是比完整存储器较小的数据相关联的更多Prüfdatenspeichern,并且所述总线系统的比较和/或驱动程序组件包括启用和/或两个总线系统之间的数据的比较数据的交换, 其中所述或校验数据被设置在第一总线系统上是/是,和第二总线系统,既不是测试数据存储器上,存储器仍然布置,其是用于将数据从所述第一Buseingesetzt存储器的保护。 本发明还涉及上述微处理器系统在机动车辆控制装置中的用途。
    • 3. 发明申请
    • MEHRKERNIGES REDUNDANTES KONTROLLRECHNERSYSTEM, RECHNERVERBUND FÜR SICHERHEITSKRITISCHE ANWENDUNGEN IN KRAFTFAHRZEUGEN SOWIE DESSEN VERWENDUNG
    • 多核冗余控制计算机系统,计算机COMPOSITE安全关键在机动车及其用途
    • WO2003050624A1
    • 2003-06-19
    • PCT/EP2002/013943
    • 2002-12-09
    • CONTINENTAL TEVES AG & CO. OHGFEY, WolfgangTRASKOV, AdrianKIRSCHBAUM, Andreas
    • FEY, WolfgangTRASKOV, AdrianKIRSCHBAUM, Andreas
    • G05B9/03
    • G05B9/03
    • Die Erfindung betrifft ein mehrkerniges redundantes Kontrollrechnersystem (5), bei dem mit mindestens zwei Kontrollrechner (1, 2), welche neben jeweils einem Rechnerkern mit teil- oder vollredundanten Peripherieelementen und teil- oder vollredundanten Speicherelementen ausgestattet sind, auf einem gemeinsamen Chipträger (28) oder einem gemeinsamen Chip (7, 27) integriert sind, wobei die mindestens zwei Kontrollrechner (1, 2) mit mindestens einer gemeinsamen ersten Arbitrationseinheit (9), welche die Kontrollrechner (1, 2) auf eine Fehlfunktion hin überwacht, verbunden sind. Weiterhin betrifft die Erfindung einen Rechnerverbund (11) aus mindestens zwei miteinander direkt oder indirekt kommunizierenden Rechnerblöcken (32, 32 ), wobei mindestens ein Rechnerblock (32, 32 ) zwei Kontrollrechner (1, 2) beinhaltet, welche neben jeweils einem Rechnerkern mit teil- oder vollredundanten Peripherieelementen und teil- oder vollredundanten Speicherelementen ausgestattet sind, auf einem gemeinsamen Chipträger (28) oder einem gemeinsamen Chip (7, 27) integriert sind. Des weiteren betrifft die Erfindung die Verwendung des Rechnerverbunds (11) in einem Fahrzeugkontrollrechner.
    • 本发明涉及一种多核冗余控制计算机系统(5),其中,至少两个控制计算机(1,2),其被设置旁各自具有部分地或完全冗余外围元件和部分或完全冗余的存储器元件的处理器核心,在共同的芯片载体上的(28) 或一个接头片(7,27)被集成,其中该至少两个控制计算机(1,2)具有至少一个共同的第一仲裁单元(9),这是控制计算机(1,2)监视故障出连接。 此外,本发明涉及至少两种的计算机网络(11)彼此直接或间接地进行通信的计算机块(32,32),所述至少一个算术块(32,32)具有两个控制计算机(1,2)包括,其中除了各自具有部分地由处理器核心 或完全冗余外围元件和部分或完全冗余的存储器元件被装配在共同的芯片载体(28)或一个接头片(7,27)都集成在。 本发明还涉及一种在车辆控制计算机使用的计算机组件(11)的。
    • 5. 发明申请
    • METHOD FOR IDENTIFYING MEMORY ERRORS IN ELECTRONIC BRAKING SYSTEMS, COMPUTER SYSTEM AND THE USE THEREOF
    • 方法内存错误的电子制动系统检测,计算机系统及其用途
    • WO03025936A2
    • 2003-03-27
    • PCT/EP0209891
    • 2002-09-04
    • CONTINENTAL TEVES AG & CO OHGFEY WOLFGANGTRASKOV ADRIANKIRSCHBAUM ANDREASZYDEK MICHAEL
    • FEY WOLFGANGTRASKOV ADRIANKIRSCHBAUM ANDREASZYDEK MICHAEL
    • B60T8/17B60T8/00B60T17/18G06F11/08G06F11/10G06F11/263G06F11/28G06F12/16G11C20060101G11C5/00G11C
    • G06F11/1004G11C2029/1208G11C2029/5606
    • The invention relates to a computer system (50) comprising at least one central processing unit (1) and at least one data bus (30) that is connected to the central processing unit and memory elements (4,20,60,70), which comprise at least one programme memory (15, 20) and one or more test data memories (16, 60, 70). The test data memory constitutes part (16, 60) of the programme memory (4, 20) and/or part (70) of a separately located memory element. At least one test data generation device (3, 6, 8, 90, 100) is provided for evaluating and/or saving data (80) that is present in the data bus and/or for generating test data (130, 140, 160). The invention also relates to a method for identifying errors when the programme memory (4, 20) is being accessed. According to said method, test data, which has been generated using the data to be saved, is additionally stored in columns and an error identification device (3, 6, 8, 90, 100) independently accesses the data bus (30) and/or the address bus (21), and/or the error identification device tracks the bus traffic initiated by the central processing unit (1) and collects data.
    • 描述了一种包括计算机系统(50)的至少一个中央处理单元(1),至少一个与连接到数据总线(30)的中央处理单元和存储器元件(4,20,60,70),其特征在于至少一个程序存储器(15,20)和一个的存储元件 或多个测试数据存储器(16,60,70),并且其中,所述校验数据包括所述程序存储器(4,20)和/或一个部分(70)的一部分(16,60)是单独设置的存储元件,并且其中所述(至少一个Prüfdatenerzeugungseinrichtung 3,6,8,90100)提供了一种用于评估和/或存在于数据总线上的数据的存储(80)和/或用于检查数据的生成(130140160)。本发明还涉及一种用于存储器中检测错误访问上的程序存储器 (4.20),被存储在附加的列方向的测试数据,将其使用对冲数据生成的,并且其中,所述误差检测装置 (3,6,8,90,100)独立地访问所述数据总线(30)和/或地址总线(21)和/或故障检测装置,以通过一中央处理单元(1),接着促使总线,从而收集数据。
    • 9. 发明申请
    • PROCESS AND CIRCUIT FOR MONITORING THE FUNCTIONING OF A PROGRAM-CONTROLLED CIRCUIT
    • 方法与电路监测程序控制电路的工作
    • WO1996020103A1
    • 1996-07-04
    • PCT/EP1995004901
    • 1995-12-12
    • ITT AUTOMOTIVE EUROPE GMBHZYDEK, MichaelFEY, Wolfgang
    • ITT AUTOMOTIVE EUROPE GMBH
    • B60T08/88
    • G05B19/0428G05B2219/24042
    • In order to monitor the correct functioning of a microprocessor, microcontroller or other program-controlled circuit (1 - 5; 15), data processing results (W1) with data (W2) produced in a monitoring circuit (7 - 14; 17 - 30) independently of the monitored circuit and of the program flow are checked at preset intervals for deviations. If deviations indicative of a fault are found, a cut-out signal (Aus) is generated. To that end, data words or a data word sequence (W1) are produced during the program flow of the monitored circuit (1 - 5; 15) and forwarded to the monitoring circuit (7 - 14; 17 - 30) at predetermined times (T1). The monitoring circuit is used to monitor the content of the data words (W1) and the appearance at the predetermined times (T1) of the data words (W2).
    • 为了监视一个微处理器,微控制器或其它可编程电路的有序功能(15; 15)在与数据工作循环数据处理结果(W2)为(W1),其在所监视的电路,并独立地为监控电路的程序流程中的独立 (7-14; 17-30)中产生,进行匹配检查。 在偏差,这表示发生了故障的情况下,一个关断(OFF)的产生。 一个数据字序列(W 1)的数据字或产生并在预定的时刻(T1),以监控电路;为了这个目的,被监视电路(15 15)(7-14; 17-30)的程序运行转移。 由的数据字的数据字(W1)和所述时间发生(T1)的含量的监视电路的装置(W2)被监视。