会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 5. 发明专利
    • 鉑溫度感測元件
    • 铂温度传感组件
    • TW201829994A
    • 2018-08-16
    • TW106135290
    • 2017-10-16
    • 日商興亞股份有限公司KOA CORPORATION
    • 鈴木□介SUZUKI, RYUSUKE藤原秀樹FUJIWARA, HIDEKI河原竜也KAWAHARA, TATSUYA
    • G01K7/18
    • 在溫度感測元件(10)的基板(21)的上表面側,形成保護膜(27、29)以覆蓋內部電極(25a、25b)、電阻被覆膜(23)、導線(15a、15b)的內部電極側的上部,藉此,使整體形狀為四角柱狀且橫剖面形狀在軸方向的任何部位均為大致正方形。而且,溫度感測元件(10)的發熱部(23a)位於元件的長邊方向、高度方向以及寬度方向的大致中央部,藉此,消除發熱的偏差,並使朝向導線(15a、15b)的散熱恆定。由此,能夠提供可降低安裝角度導致的溫度檢測偏差的溫度感測元件。
    • 在温度传感组件(10)的基板(21)的上表面侧,形成保护膜(27、29)以覆盖内部电极(25a、25b)、电阻被覆膜(23)、导线(15a、15b)的内部电极侧的上部,借此,使整体形状为四角柱状且横剖面形状在轴方向的任何部位均为大致正方形。而且,温度传感组件(10)的发热部(23a)位于组件的长边方向、高度方向以及宽度方向的大致中央部,借此,消除发热的偏差,并使朝向导线(15a、15b)的散热恒定。由此,能够提供可降低安装角度导致的温度检测偏差的温度传感组件。
    • 8. 发明专利
    • 溫度感測器元件
    • 温度传感器组件
    • TW201833523A
    • 2018-09-16
    • TW107104899
    • 2018-02-12
    • 日商KOA股份有限公司KOA CORPORATION
    • 芦川匠ASHIKAWA, TAKUMI三浦克哉MIURA, KATSUYA下平正浩SHIMODAIRA, MASAHIRO
    • G01K7/18H01C7/00
    • 本發明提供一種溫度感測器元件,即便是於長方體形狀之絕緣基板上形成電阻圖案之平板型感測器元件,亦能減小因設置方向而導致之檢測誤差。 本發明之溫度感測器元件1,係於長方體形狀之絕緣基板2之主面2a上形成有以鉑為主成分之電阻圖案3之平板型感測器元件,於覆蓋電阻圖案3之保護膜6上形成接著層7,且絕緣蓋8隔著此接著層7固定成與主面2a對向。絕緣蓋8係具有與絕緣基板2大致相同之平面形狀者,且絕緣基板2與絕緣蓋8係以將熱傳導率作成相同之材料形成。
    • 本发明提供一种温度传感器组件,即便是于长方体形状之绝缘基板上形成电阻图案之平板型传感器组件,亦能减小因设置方向而导致之检测误差。 本发明之温度传感器组件1,系于长方体形状之绝缘基板2之主面2a上形成有以铂为主成分之电阻图案3之平板型传感器组件,于覆盖电阻图案3之保护膜6上形成接着层7,且绝缘盖8隔着此接着层7固定成与主面2a对向。绝缘盖8系具有与绝缘基板2大致相同之平面形状者,且绝缘基板2与绝缘盖8系以将热传导率作成相同之材料形成。
    • 9. 发明专利
    • 晶片電阻器之製造方法
    • 芯片电阻器之制造方法
    • TW201513141A
    • 2015-04-01
    • TW103121515
    • 2014-06-23
    • KOA股份有限公司KOA CORPORATION
    • 竹上裕也TAKEUE, YUYA上兼藤太郎UEGAE, TOTARO松本健太郎MATSUMOTO, KENTARO
    • H01C17/245
    • H01C17/28H01C17/006H01C17/06H01C17/22H01C17/242
    • 本發明之課題在於提供一種能抑制於1次分割槽與2次分割槽的交叉部分產生缺損的晶片電阻器之製造方法。 於大塊基板20之單面形成具有凹凸深度的1次分割槽21,且形成橫跨該1次分割槽21之複數對表面電極3、或橫跨成對的表面電極3之電阻體5等之後,以使該形成面側裂開的方式沿1次分割槽21對大塊基板20進行1次分割,藉此,可由大塊基板20獲得複數個短條狀基板30。於該1次分割時,1次分割槽21係自槽深度小且具有強度的電極形成區域起開始分裂,之後是槽深度大且脆弱的交叉部分被分割,故而,於強度低的交叉部分無法承受大的負載而可進行1次分割,且能防止於交叉部分產生缺損(碎屑)。
    • 本发明之课题在于提供一种能抑制于1次分区与2次分区的交叉部分产生缺损的芯片电阻器之制造方法。 于大块基板20之单面形成具有凹凸深度的1次分区21,且形成横跨该1次分区21之复数对表面电极3、或横跨成对的表面电极3之电阻体5等之后,以使该形成面侧裂开的方式沿1次分区21对大块基板20进行1次分割,借此,可由大块基板20获得复数个短条状基板30。于该1次分割时,1次分区21系自槽深度小且具有强度的电极形成区域起开始分裂,之后是槽深度大且脆弱的交叉部分被分割,故而,于强度低的交叉部分无法承受大的负载而可进行1次分割,且能防止于交叉部分产生缺损(碎屑)。