会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 1. 发明公开
    • 병렬 처리 복호화 장치 및 방법
    • 解码装置和并行处理方法
    • KR1020140077692A
    • 2014-06-24
    • KR1020120146766
    • 2012-12-14
    • 한국전자통신연구원
    • 김지훈오종의이석규
    • H03M13/00H03M9/00H03M13/41
    • H03M13/6561H03M9/00H03M13/41H03M13/6502
    • Disclosed are an apparatus and a method for parallel process decoding. The apparatus for parallel process decoding includes: a first decoder for receiving a first block including first N (N is an integer) bits, second N bits and third N bits, and decoding the received first block; a second decoder for receiving a second block including the third N bits, fourth N bits and fifth N bits to decode the received second block, the third N bits being decoded while the first decoder decodes the second N bits; and a third decoder for receiving a third block including the fifth N bits, sixth N bits and seventh N bits to decode the received third block, the fifth N bits being decoded while the second decoder decodes the fourth N bits.
    • 公开了一种用于并行处理解码的装置和方法。 用于并行处理解码的装置包括:第一解码器,用于接收包括第一N(N是整数)比特,第二N比特和第三N比特的第一块,并对接收到的第一块进行解码; 第二解码器,用于接收包括第三N比特,第四N比特和第五N比特的第二块以对接收到的第二块进行解码,第三N比特被解码,同时第一解码器解码第二N比特; 以及第三解码器,用于接收包括第五N比特,第六N比特和第七N比特的第三块以对接收到的第三块进行解码,第五N比特被解码,而第二解码器解码第四N比特。
    • 2. 发明授权
    • 무선 통신들에서의 용량 증가
    • 在无线通信中增加能力
    • KR101363016B1
    • 2014-02-13
    • KR1020127016760
    • 2009-11-27
    • 퀄컴 인코포레이티드
    • 쉐,이셩판,마이클엠.리앙,지예
    • H04L1/00H04L5/00
    • H03M13/23H03M13/09H03M13/3938H03M13/41H03M13/6306H03M13/6525H03M13/653H03M13/6558H04L1/1887
    • 본 발명은 W-CDMA 무선 통신 시스템의 용량을 증가시키기 위한 기술들에 관한 것이다. 예시적인 실시예에서, W-CDMA 무선 통신 링크 상의 하나 또는 그 초과의 전송 채널들의 조기 종료(400)가 제공된다. 더 상세하게는, 슬롯들이 무선을 통해 수신될 때 슬롯들 상에서 조기 디코딩(421, 423)이 수행되고, 이 전송 채널들의 송신을 종료시키기 위해 정확하게 디코딩된 하나 또는 그 초과의 전송 채널들에 대한 확인응답 메시지들(ACK)을 시그널링하기 위한 기술들이 설명된다. 이 기술들은 적응형 다중-레이트(AMR) 코덱을 이용하는 음성 신호들의 송신에 적용될 수 있다. 추가적인 예시적 실시예들은, 무선을 통해 전송된 전력 제어 커맨드들의 레이트 및 송신 전력을 감소시키는 양상들 뿐만 아니라 시스템에서 테일-바이팅 콘벌루셔널 코드들(1015)을 적용하기 위한 양상들을 설명한다.
    • 提高W-CDMA无线通信系统容量的技术。 在示例性实施例中,提供了W-CDMA无线通信链路上的一个或多个传输信道的提前终止(400)。 具体地说,在空中接收时,在时隙上执行早期解码(421,423),并且描述了为正确解码以终止传输的一个或多个传输信道的信令(431,432)确认消息(ACK)的技术 的这些运输渠道。 这些技术可以应用于使用自适应多速率(AMR)编解码器的语音信号的传输。 另外的示例性实施例描述了降低通过空中发送的功率控制命令的传输功率和速率的方面以及用于在系统中应用尾巴卷积码(1015)的方面。
    • 4. 发明公开
    • 혼합 영역 FFT 기반 비이진 LDPC 디코더
    • 混合域基于FFT的非二进制LDPC解码器
    • KR1020130079134A
    • 2013-07-10
    • KR1020120120582
    • 2012-10-29
    • 아바고 테크놀로지스 제너럴 아이피 (싱가포르) 피티이 리미티드
    • 첸레이리종왕옌존슨양샤오후아
    • H03M13/11
    • H03M13/114H03M13/1125H03M13/116H03M13/1171H03M13/27H03M13/2957H03M13/41H03M13/6331H03M13/6583
    • PURPOSE: A mixed domain FFT based non-binary LDPC decoder is provided to avoid some disadvantage inherent in a pure BP (Belief Propagation) decoder or a FFT decoder while to obtain both BP decoding gain of the non-binary LDPC decoder and FFT based decoding gain. CONSTITUTION: A reading channel (200) is used to process an analog signal (202) and to search the user data bit from the analog signal (202) without error. A read channel comprises an analog front end (204) which receives the analog signal and processes the received signal. The analog front end receives the analog signal (202) and processes the received signal. The processed analog signal (206) is provided with an AD converter (210). A data sample (212) is provided with an equalizer (214). The equalizer applies the equalizing algorithm to the data sample in order to produce the equalized output (216). The AD converter converts the processed analog signal into a serial of data samples corresponding to. [Reference numerals] (204) Analog frond end; (210) AD converter; (214) Equalizer; (218) Buffer; (220) Detector; (224) Interleaver; (230) Memory; (232) Mixed area FFT-based non-binary LDPC decoder; (236) Deinterleaver; (242) HD deinterleaver; (244) HD memory
    • 目的:提供一种基于混合域FFT的非二进制LDPC解码器,以避免在纯BP(信仰传播)解码器或FFT解码器中固有的一些缺点,同时获得非二进制LDPC解码器的BP解码增益和基于FFT的解码 获得。 构成:读取通道(200)用于处理模拟信号(202)并从模拟信号(202)中无误地搜索用户数据位。 读通道包括模拟前端(204),其接收模拟信号并处理接收到的信号。 模拟前端接收模拟信号(202)并处理接收到的信号。 经处理的模拟信号(206)设置有AD转换器(210)。 数据样本(212)设置有均衡器(214)。 均衡器将均衡算法应用于数据采样,以产生均衡输出(216)。 AD转换器将处理的模拟信号转换为对应的一系列数据样本。 (204)模拟晶体端; (210)AD转换器; (214)均衡器; (218)缓冲液 (220)检测器; (224)交错器; (230)内存; (232)混合区域基于FFT的非二进制LDPC解码器; (236)去交织器; (242)高清解交织器; (244)高清存储器
    • 5. 发明公开
    • 연판정 준 ML 검출기에서 로그 우도율 클리핑을 수행하는 프로세스 및 그 검출기
    • 在软判决近端检测器中执行日志比例剪辑的过程,以及用于进行相同检测的检测器
    • KR1020120135237A
    • 2012-12-12
    • KR1020127021360
    • 2011-02-14
    • 에스티 에릭슨 에스에이 엔 리퀴데이션
    • 안코라안드레아우버트세바스티안
    • H04L25/03H04L25/06H04L27/34H03M13/41H04B1/06
    • H03M13/41H04B1/06H04L25/03318H04L25/067H04L27/3427H04L27/24H04L27/26H04L27/30H04L27/34
    • 방법은 무선 통신 수신기의 검출기에서 LLR(Log-Likelihood-ratio)을 계산하며, 상기 LLR은 채널 디코더에 의해 이용된다. 이 방법은 텔레콤 프런트 엔드로부터 신호를 수신하는 단계?상기 신호는 유한 컨스텔레이션 심볼 세트에 속하는 데이터에 대응하며, 각 컨스텔레이션 심볼은 추가적인 잡음에 의해 그리고 또한 승산 채널에 의해 손상되는 격자 컨스텔레이션으로 배치됨?와, 채널에 의해 승산될 수 있는 수신된 신호와 유한 소정 컨스텔레이션 심볼 세트 사이의 유클리드 거리를 나타내는 제한된 거리 세트를 계산하는 단계와, 제한된 거리 리스트의 길이의 제한 하에 상기 계산된 거리 세트로부터 연판정 또는 LLR 세트를 유도하는 단계와, SNR 및 비트 인덱스 값에 의해 동시에 지정되는 룩업 테이블로부터 판독된 클리핑 값에 의해 상기 유도된 LLR을 완료하는 단계를 포함한다. 본 발명은 MIMO 시스템용 OFDM 수신기을 구체화하는데 특히 적당하다.
    • 一种用于在无线通信接收机的检测器中计算对数似然比(LLR)的过程,所述LLR由信道解码器使用。 该过程包括以下步骤: - 从电信前端接收信号,所述信号对应于属于有限的星座符号集合的数据,每个星座符号被布置在受加性噪声影响的网格星座中,并且还通过乘法 渠道; - 计算代表接收信号与可能乘以信道的预定星座符号的有限集合之间的欧几里德距离的有限的一组距离; - 在所述距离列表的有限长度的约束下,从所述计算的距离集合中导出一组软判决或LLR,以及 - 通过修剪由查找表读取的值来完成所述导出的LLR,所述查找表同时由 SNR和比特索引的值。 本发明特别适用于实现用于MIMO系统的OFDM接收机。
    • 6. 发明公开
    • 다차원 격자-RS 연접 부호의 다계층 복호 회로 및 방법, 이를 이용한 플래쉬 메모리 장치를 위한 오류 정정 회로, 및 플래쉬 메모리 장치
    • 具有内TCM和外多级RS串联代码的级联代码的多级解码电路和方法,使用相同的闪存的误差校正电路和使用相同的闪存器件
    • KR1020120122234A
    • 2012-11-07
    • KR1020110040285
    • 2011-04-28
    • 한국과학기술원
    • 문재균하정석오지은
    • G11C29/42H03M13/41
    • G11C29/40G06F11/1048G06F11/1068G06F11/1072H03M13/41
    • PURPOSE: A multilayer decoding circuit of a multi-dimensional trellis-RS concatenated code, a method thereof, an error correcting circuit for a flash memory device using the same, and the flash memory device are provided to improve error correction capability by preventing the transition of an error through multilayer decoding. CONSTITUTION: A first stage decoding unit(210) receives a part of trellis-RS(Reed-Solomon) concatenated code and outputs a first output data by successively performing a multidimensional demodulation, viterbi decoding, and RS decoding. A second stage decoding unit(230) output a second output data by RS-decoding after the remaining trellis-RS concatenated code is multi-dimensionally demodulated through the first output data. [Reference numerals] (200) Flash memory core; (210) First stage decoding unit; (211) First multi-directional demodulator; (213) Viterbi decider; (215) First RS decoder; (230) Second stage decoding unit; (231) Second multi-dimensional demodulator; (233) Second RS decoder
    • 目的:提供多维网格-RS级联代码的多层解码电路,其方法,使用其的闪存器件的纠错电路和闪速存储器件,以通过防止转换来提高纠错能力 的错误通过多层解码。 构成:第一级解码单元(210)接收网格-RS(Reed-Solomon)级联代码的一部分,并通过连续执行多维解调,维特比解码和RS解码来输出第一输出数据。 第二级解码单元(230)在通过第一输出数据进行多维解调后,通过RS解码输出第二输出数据。 (附图标记)(200)闪存核心; (210)第一级解码单元; (211)第一多向解调器; (213)维特比决策者; (215)第一RS解码器; (230)第二级解码单元; (231)第二多维解调器; (233)第二RS解码器
    • 9. 发明公开
    • 범용 신호처리 프로세서를 이용한 재구성 가능한 길쌈부호화 방법과 비터비 복호화 방법 및 그 장치
    • 用于通用信号处理器的可重构可编程解码和解码的方法和装置
    • KR1020090123737A
    • 2009-12-02
    • KR1020080057968
    • 2008-06-19
    • 한국해양연구원
    • 김승근임용곤박종원김시문최영철변성훈
    • H03M13/00
    • H03M13/235H03M13/41H03M13/6511
    • PURPOSE: A method and an apparatus for viterbi decoding and a method for reconfigurable convolutional encoding using a universal signal processor are provided to increase effective transmission efficiency by changing a channel code with software. CONSTITUTION: An encoder configuration part(110) converts a generation polynomial matrix to binary using a parameter including the generation polynomial matrix, a decoding depth, and a decoding length. The encoder configuration part comprises an encoder by calculating a necessary memory space. A table generator(120) comprises a determination data table, a branch signal combination table, and a state transition table for the viterbi decoding by the encoder. A decoder configuration part(130) comprises a decoder using a table made by the table generator. The decoder includes a branch matrix calculator, an ACS(Add-Compare-Select) operator, and a transmission information determining unit.
    • 目的:提供一种用于维特比解码的方法和装置以及使用通用信号处理器的可重构卷积编码的方法,以通过用软件改变频道码来提高有效的传输效率。 构成:编码器配置部分(110)使用包括生成多项式矩阵,解码深度和解码长度的参数将生成多项式矩阵转换为二进制。 编码器配置部分包括通过计算必要的存储器空间的编码器。 表生成器(120)包括确定数据表,分支信号组合表和用于由编码器进行维特比解码的状态转换表。 解码器配置部分(130)包括使用由表生成器制成的表的解码器。 解码器包括分支矩阵计算器,ACS(加法比较选择)运算符和发送信息确定单元。
    • 10. 发明公开
    • 낮은 복잡성 소프트 출력 비터비 디코더로 등화기 에러 전파를 감소시키는 방법
    • 降低均衡器错误传播与低复杂度软输出VITERBI解码器
    • KR1020090020552A
    • 2009-02-26
    • KR1020087025508
    • 2007-04-13
    • 테크웰 엘엘씨
    • 김진홍
    • H03M13/41H04N7/015H04B1/16
    • H03M13/4169H03M13/41H03M13/6331
    • Novel systems and methods are described in which performance of equalizers can be improved by reducing the effects of error propagation in equalizers that use a Viterbi Decoder. Systems and methods of symbol correction in prediction decision feedback equalization architectures are described including systems and methods that include an enhanced Viterbi decoder and novel methods of symbol correction to obtain better system performance. The use of a blending algorithm is described to reduce errors in symbol decoding. Histories of deep trace back depth symbols can be maintained to enable more accurate decisions. Systems and methods described can provide advantage in the feedback path of adaptive equalizers in trellis decoders. The invention provides novel techniques for improving the performance of equalizers by reducing the effects of error propagation in equalizers that use a Viterbi Decoder.
    • 描述了新颖的系统和方法,其中可以通过减少使用维特比解码器的均衡器中的误差传播的影响来改善均衡器的性能。 描述了预测判决反馈均衡架构中的符号校正的系统和方法,其包括包括增强维特比解码器和符号校正的新颖方法以获得更好的系统性能的系统和方法。 描述使用混合算法来减少符号解码中的错误。 可以维护深回溯深度符号的历史,以实现更准确的决策。 所描述的系统和方法可以在网格解码器中的自适应均衡器的反馈路径中提供优点。 本发明提供了通过减少使用维特比解码器的均衡器中的误差传播的影响来提高均衡器的性能的新技术。