会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 3. 发明专利
    • DLL電路以及半導體裝置
    • DLL电路以及半导体设备
    • TW201503597A
    • 2015-01-16
    • TW103103210
    • 2014-01-28
    • PS4盧克斯科公司PS4 LUXCO S. A. R. L.
    • 高橋弘樹TAKAHASHI, HIROKI
    • H03L7/081G11C11/4076H03L7/10
    • H03L7/08G11C7/222G11C11/4076H03L7/0812H03L7/0814H03L7/0816
    • 本發明係一種DLL電路以及半導體裝置,其中,DLL電路係具備:經由以可變之分頻比而分頻第1時脈信號之時,生成第1分頻時脈信號及第2分頻時脈信號之可變分頻電路,和同步於第1分頻時脈信號而變更計數幅度之粒度變更電路,和同步於第2分頻時脈信號而因應前述計數幅度而更新計數值之計數電路,和經由依據因應計數值之延遲量而使第1分頻時脈信號延遲而生成第2時脈信號之可變延遲電路,第1時脈信號與第2時脈信號之相位差與特定的值之大小關係則在計數值之更新前後而逆轉之情況,粒度變更電路係變更計數幅度,而可變分頻電路係將第2分頻時脈信號之分頻比作為較第1分頻時脈信號之分頻比為大。在可調整延遲量之變更幅度之DLL電路中,以短時間作為鎖定狀態。
    • 本发明系一种DLL电路以及半导体设备,其中,DLL电路系具备:经由以可变之分频比而分频第1时脉信号之时,生成第1分频时脉信号及第2分频时脉信号之可变分频电路,和同步于第1分频时脉信号而变更计数幅度之粒度变更电路,和同步于第2分频时脉信号而因应前述计数幅度而更新计数值之计数电路,和经由依据因应计数值之延迟量而使第1分频时脉信号延迟而生成第2时脉信号之可变延迟电路,第1时脉信号与第2时脉信号之相位差与特定的值之大小关系则在计数值之更新前后而逆转之情况,粒度变更电路系变更计数幅度,而可变分频电路系将第2分频时脉信号之分频比作为较第1分频时脉信号之分频比为大。在可调整延迟量之变更幅度之DLL电路中,以短时间作为锁定状态。