会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 4. 发明专利
    • 循環滑動失真檢測方法及裝置 CYCLE SLIP DETECTION FOR TIMING RECOVERY
    • 循环滑动失真检测方法及设备 CYCLE SLIP DETECTION FOR TIMING RECOVERY
    • TW200945794A
    • 2009-11-01
    • TW098111093
    • 2009-04-03
    • 湯姆生特許公司
    • 陳曉明希斯 奧利佛
    • H03LG11B
    • H04L7/0029H03L2207/50H04L7/005H04L7/0062H04L7/0083
    • 本案擬議一種循環滑動失真檢測方法及裝置,供計時恢復所接收類比訊號,包括非同步取樣之數位資料。尤指使用稱為插置計時恢復和改進循環滑動失真檢測,以及基於該項循環滑動失真檢測的改進循環滑動失真改正之技術,全然數位式實施計時恢復控制環路。此方法包括步驟為,使用控制環路內的環路濾波器之輸出訊號,從該濾波過計時錯誤訊號發生平均計時錯誤值,並在超過第一臨限值的樣本相鄰段內累積平均計時錯誤值之變化。超過第二臨限值的相鄰段內所累積平均計時錯誤變化,即宣告為循環滑動失真,而由第三臨限值測得循環滑動失真數,係容差臨限值。此外,設有先進先出記憶器供樣本插入或消除,意即樣本插入或樣本消除是在提高信賴度的樣本界域內發生,並擬議對循環滑動失真檢測之改進方法,由於提高耐用性,以對抗雜訊和不當選擇之計時環路參數,亦可應用於頻率偏差之系統。此方法和相對應裝置可應用於具有高度符號間干擾、低訊雜比和頻率偏差(例如閱讀高密度資料儲存媒體所提供,或行動電話所接收)的訊號之計時恢復。
    • 本案拟议一种循环滑动失真检测方法及设备,供计时恢复所接收模拟信号,包括异步采样之数码数据。尤指使用称为插置计时恢复和改进循环滑动失真检测,以及基于该项循环滑动失真检测的改进循环滑动失真改正之技术,全然数码式实施计时恢复控制环路。此方法包括步骤为,使用控制环路内的环路滤波器之输出信号,从该滤波过计时错误信号发生平均计时错误值,并在超过第一临限值的样本相邻段内累积平均计时错误值之变化。超过第二临限值的相邻段内所累积平均计时错误变化,即声明为循环滑动失真,而由第三临限值测得循环滑动失真数,系容差临限值。此外,设有雪铁龙先出记忆器供样本插入或消除,意即样本插入或样本消除是在提高信赖度的样本界域内发生,并拟议对循环滑动失真检测之改进方法,由于提高耐用性,以对抗噪声和不当选择之计时环路参数,亦可应用于频率偏差之系统。此方法和相对应设备可应用于具有高度符号间干扰、低信噪比和频率偏差(例如阅读高密度数据存储媒体所提供,或移动电话所接收)的信号之计时恢复。
    • 6. 发明专利
    • 用以在一不保留同步性的頻道上提供位元計數的完整性和同步的資料傳送之方法及裝置
    • 用以在一不保留同步性的频道上提供比特计数的完整性和同步的数据发送之方法及设备
    • TW341012B
    • 1998-09-21
    • TW086107691
    • 1997-06-04
    • 奎康公司
    • 艾德華G.泰德門二世亞伯賀傑特庫德雷蒙瑪他S.葛羅伯
    • H04L
    • H04L7/0083H04J3/0632
    • 即使經由媒介傳送亦能一端至一端地保留同步資料串之同步性與位元計數完整性,該媒介不保留同步資料串之同步特性。一終端設備裝置產生一定速率位元串,一通訊裝置接收該一定速率位元串。通訊裝置產生第一資料框,其包含該一定速率位元串之第一位元組,與第一長度欄位值。通訊裝置產生第二資料框,其包含該一定速率位元串之第二位元組,與第二長度欄位值,其中第二長度欄位值係由第一長度欄位值與第二位元組中數個位元決定之模數。通訊裝置產生第三資料框,其包含該一定速率位元串之第三位元組,與第三長度欄位值,其中第三長度欄位值係由第二長度欄位值與第三位元組中數個位元決定之模數,通訊裝置傳送第一、第二及第三資料框。基地裝置接收第一資料框,並將第一位元組置入佇列,基地裝置不接收第二資料框以視為刪除,並將其置入一組填充位元佇列,其中填充位元組中填充位元數等於任何訊框中可包含之極大可能位元數。基地裝置接收第三資料框並根據第一長度欄位值與第三長度欄位值而決定第二位元組中之位元數。基地裝置以第三位元組將數個超出填充位元寫入佇列,而超出填充位元數則等於任何訊框中包含之極大可能位元數與第二位元組中位元數之差。
    • 即使经由媒介发送亦能一端至一端地保留同步数据串之同步性与比特计数完整性,该媒介不保留同步数据串之同步特性。一终端设备设备产生一定速率比特串,一通信设备接收该一定速率比特串。通信设备产生第一数据框,其包含该一定速率比特串之第一字节,与第一长度字段值。通信设备产生第二数据框,其包含该一定速率比特串之第二字节,与第二长度字段值,其中第二长度字段值系由第一长度字段值与第二字节中数个比特决定之模数。通信设备产生第三数据框,其包含该一定速率比特串之第三字节,与第三长度字段值,其中第三长度字段值系由第二长度字段值与第三字节中数个比特决定之模数,通信设备发送第一、第二及第三数据框。基地设备接收第一数据框,并将第一字节置入队列,基地设备不接收第二数据框以视为删除,并将其置入一组填充比特队列,其中填充字节中填充比特数等于任何讯框中可包含之极大可能比特数。基地设备接收第三数据框并根据第一长度字段值与第三长度字段值而决定第二字节中之比特数。基地设备以第三字节将数个超出填充比特写入队列,而超出填充比特数则等于任何讯框中包含之极大可能比特数与第二字节中比特数之差。
    • 7. 发明专利
    • 時鐘信號轉換電路
    • 时钟信号转换电路
    • TW197501B
    • 1993-01-01
    • TW081100304
    • 1992-01-17
    • 夏普股份有限公司
    • 橋本芳德
    • G04G
    • H03K5/00006H03K5/135H04L7/0083
    • 至少第一及第二時鐘訊號及一要求轉換操作之轉換訊號輸入其中,且選擇性地由所要求之轉換操作輸出所輸入之第一及第二時鐘訊號之一,而第二時鐘訊號與第一時鐘訊號同步,並有一整數位數乘以第一時鐘訊號之週期之一個時鐘訊號轉換電路具有:一第二時鐘訊號輸入其中,以於輸入之第二時鐘訊號之變遷時序時,產生一閃動脈衝之產生裝置;及一轉換訊號及所產生之閃動脈衝均輸入其中,而以輸入之閃動脈衝之時序,取樣輸入之轉換訊號之取樣裝置。時鐘轉換訊號電路亦具有:第一及第二時鐘訊號及經取樣之轉換訊號輸入其中,以對應輸入之取樣轉換訊號,轉換輸入之第一與第二時鐘訊號之一至輸出之轉換裝置。
    • 至少第一及第二时钟信号及一要求转换操作之转换信号输入其中,且选择性地由所要求之转换操作输出所输入之第一及第二时钟信号之一,而第二时钟信号与第一时钟信号同步,并有一整数码数乘以第一时钟信号之周期之一个时钟信号转换电路具有:一第二时钟信号输入其中,以于输入之第二时钟信号之变迁时序时,产生一闪动脉冲之产生设备;及一转换信号及所产生之闪动脉冲均输入其中,而以输入之闪动脉冲之时序,采样输入之转换信号之采样设备。时钟转换信号电路亦具有:第一及第二时钟信号及经采样之转换信号输入其中,以对应输入之采样转换信号,转换输入之第一与第二时钟信号之一至输出之转换设备。