会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 1. 发明专利
    • 迴轉率控制裝置、半導體裝置及電子設備
    • 掉头率控制设备、半导体设备及电子设备
    • TW201742380A
    • 2017-12-01
    • TW106114684
    • 2017-05-03
    • 理光電子裝置股份有限公司RICOH ELECTRONIC DEVICES CO., LTD.
    • 氏家隆一UJIIE, RYUICHI
    • H03K19/00
    • H03K17/167G06F1/263H03K2217/0054H03K2217/0063
    • 本發明係在切換供給電壓時相較於習知技術能以簡單的電路控制迴轉率。一種迴轉率控制裝置包括電壓檢測手段、充放電手段及控制手段。電壓檢測手段檢測至少一個開關其兩端的第一電壓與第二電壓。充放電手段對該開關其兩端中至少一端輸出充電用的電流,或從該至少一端輸入放電用的電流。控制手段當由電壓檢測手段檢測的該第一電壓到達該第二電壓時,開啟該開關,反之當該第一電壓未到達該第二電壓時,對應該第一電壓與該第二電壓的大小關係,對該開關其兩端之兩端子中至少一端子輸出充電用的電流,或者從該至少一端子放電,藉此控制迴轉率。
    • 本发明系在切换供给电压时相较于习知技术能以简单的电路控制掉头率。一种掉头率控制设备包括电压检测手段、充放电手段及控制手段。电压检测手段检测至少一个开关其两端的第一电压与第二电压。充放电手段对该开关其两端中至少一端输出充电用的电流,或从该至少一端输入放电用的电流。控制手段当由电压检测手段检测的该第一电压到达该第二电压时,打开该开关,反之当该第一电压未到达该第二电压时,对应该第一电压与该第二电压的大小关系,对该开关其两端之两端子中至少一端子输出充电用的电流,或者从该至少一端子放电,借此控制掉头率。
    • 2. 发明专利
    • 輸出電路以及使用該輸出電路之電子機器
    • 输出电路以及使用该输出电路之电子机器
    • TW352488B
    • 1999-02-11
    • TW085112696
    • 1996-10-17
    • 精工愛普生股份有限公司
    • 德田泰信
    • H03FH03G
    • G11C7/1057G11C7/1051H03K17/167H03K19/00361H03K19/018521H03K19/0948
    • 本發明係一種輸出電路,乃予以設定成電源線電位和接地線電位之間之所定之中間電位之後,從輸出端Dout輸出資料者。輸出電路乃具有由第1、第2之電晶體31‧32所構成之輸出驅動手段30。第1之電晶體31具有要輸入第1之控制信號之第1之控制端(子)DP。又第2之電晶體32則具有要輸入控制信號之第2之控制端DN。再者,具有予以控制第1、第2之控制信號,以設定第1、第2之各電晶體31‧32成OFF(斷路)狀態之設定手段22。再具有可令第1、第2之控制端DP‧DN之任何一方和輸出端Dout成短路之短路手段50。並在輸出資料之前,且在由設定手段22設定各電晶體31‧32成斷路狀態之下,對應於輸出端Dout之電位狀態來進行短路,以設定輸出端成中間電位。(參照圖2)。
    • 本发明系一种输出电路,乃予以设置成电源线电位和接地线电位之间之所定之中间电位之后,从输出端Dout输出数据者。输出电路乃具有由第1、第2之晶体管31‧32所构成之输出驱动手段30。第1之晶体管31具有要输入第1之控制信号之第1之控制端(子)DP。又第2之晶体管32则具有要输入控制信号之第2之控制端DN。再者,具有予以控制第1、第2之控制信号,以设置第1、第2之各晶体管31‧32成OFF(断路)状态之设置手段22。再具有可令第1、第2之控制端DP‧DN之任何一方和输出端Dout成短路之短路手段50。并在输出数据之前,且在由设置手段22设置各晶体管31‧32成断路状态之下,对应于输出端Dout之电位状态来进行短路,以设置输出端成中间电位。(参照图2)。
    • 3. 发明专利
    • 驅動裝置及電力供給系統
    • 驱动设备及电力供给系统
    • TW201813306A
    • 2018-04-01
    • TW106119380
    • 2017-06-12
    • 瑞薩電子股份有限公司RENESAS ELECTRONICS CORPORATION
    • 歸山隼一KAERIYAMA, SHUNICHI
    • H03K17/04H03K17/14H03K17/16
    • H03K17/0406H03K17/14H03K17/167
    • 本發明之目的在於提供一種可反映製造過程或外部環境的差異同時以低電力驅動功率電晶體的驅動裝置以及電力供給系統。為了達成上述目的,本發明之觸發檢出電路TDET,在功率電晶體TR的開關期間,監視其端子間電壓或端子間電流,並檢出端子間電壓或端子間電流已到達既定的基準值。電流切換電路ISWC,從複數個暫存器REG1~REGn之中選擇輸出到可變電流驅動器電路IDVC的暫存器,在開關期間,以觸發檢出電路TDET的檢出結果為觸發信號切換所選擇之暫存器,藉此,令可變電流驅動器電路IDVC的驅動電流變化。
    • 本发明之目的在于提供一种可反映制造过程或外部环境的差异同时以低电力驱动功率晶体管的驱动设备以及电力供给系统。为了达成上述目的,本发明之触发检出电路TDET,在功率晶体管TR的开关期间,监视其端子间电压或端子间电流,并检出端子间电压或端子间电流已到达既定的基准值。电流切换电路ISWC,从复数个寄存器REG1~REGn之中选择输出到可变电流驱动器电路IDVC的寄存器,在开关期间,以触发检出电路TDET的检出结果为触发信号切换所选择之寄存器,借此,令可变电流驱动器电路IDVC的驱动电流变化。
    • 7. 发明专利
    • 輸出緩衝器電路及其控制方法
    • 输出缓冲器电路及其控制方法
    • TW525345B
    • 2003-03-21
    • TW089126915
    • 2000-12-15
    • 富士通股份有限公司
    • 伊藤邦洋宇野治
    • H03K
    • H03K19/00361H03K17/167
    • 一種輸出緩衝器包括接收具有尖銳波形的輸入信號,並產生有和緩波形的輸出信號之一第一驅動電路。一個第二驅動電路於一輸出端子處連接至第一驅動電路並具有比第一驅動電路低的阻抗。一延遲電路也連接於該輸出端子並產生經延遲輸出信號。一第一控制電路連接於延遲電路和第二驅動電路間,並接收該輸入信號及經延遲輸出信號,且產生用來驅動第二驅動電路的一第一控制信號。
    • 一种输出缓冲器包括接收具有尖锐波形的输入信号,并产生有和缓波形的输出信号之一第一驱动电路。一个第二驱动电路于一输出端子处连接至第一驱动电路并具有比第一驱动电路低的阻抗。一延迟电路也连接于该输出端子并产生经延迟输出信号。一第一控制电路连接于延迟电路和第二驱动电路间,并接收该输入信号及经延迟输出信号,且产生用来驱动第二驱动电路的一第一控制信号。
    • 8. 发明专利
    • 輸出緩衝電路
    • 输出缓冲电路
    • TW501342B
    • 2002-09-01
    • TW090104412
    • 2001-02-27
    • 山葉股份有限公司
    • 十信昭
    • H03K
    • H03K17/167H03K17/164H03K19/0013H03K19/01721
    • 本發明提供一種輸出緩衝電路,其能夠在一輸入信號位準改變時,獲得一較大的驅動功率,其允許一穿過電流以受抑制的量來流動。一第一P通道MOS電晶體及一第一N通道MOS電晶體係串聯連接到一電源供應。該對電晶體係專門地由一輸入信號來開啟與關閉,所以該第一及第二切換元件並不同時地開啟或關閉,並可回應於該輸入信號,而由該第一及第二切換元件之間的共用接點來傳送一輸出信號。一第二P通道MOS電晶體係並聯連接到該第一P通道MOS電晶體,做為一備用電晶體。一第二N通道MOS電晶體係並聯連接到該第一N通道MOS電晶體,做為一備用電晶體。當該輸入信號的位準改變來將該第一P通道MOS電晶體及N通道MOS電晶體之一由一關閉狀態切換到一開啟狀態時,一驅動切換控制區塊則傳送一信號到並聯連接於該切換的該第一P通道MOS電晶體及N通道MOS電晶體之一的該備用電晶體,藉以在一段預定的時間內保持該備用電晶體在一開啟狀態。
    • 本发明提供一种输出缓冲电路,其能够在一输入信号位准改变时,获得一较大的驱动功率,其允许一穿过电流以受抑制的量来流动。一第一P信道MOS晶体管及一第一N信道MOS晶体管系串联连接到一电源供应。该对晶体管系专门地由一输入信号来打开与关闭,所以该第一及第二切换组件并不同时地打开或关闭,并可回应于该输入信号,而由该第一及第二切换组件之间的共享接点来发送一输出信号。一第二P信道MOS晶体管系并联连接到该第一P信道MOS晶体管,做为一备用晶体管。一第二N信道MOS晶体管系并联连接到该第一N信道MOS晶体管,做为一备用晶体管。当该输入信号的位准改变来将该第一P信道MOS晶体管及N信道MOS晶体管之一由一关闭状态切换到一打开状态时,一驱动切换控制区块则发送一信号到并联连接于该切换的该第一P信道MOS晶体管及N信道MOS晶体管之一的该备用晶体管,借以在一段预定的时间内保持该备用晶体管在一打开状态。