会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 2. 发明专利
    • 時間數位變換器
    • 时间数码变换器
    • TW584793B
    • 2004-04-21
    • TW090120312
    • 2001-08-17
    • 許倫伯爾格科技股份有限公司 SCHLUMBERGER TECHNOLOGIES, INC.
    • 伯內爾 衛斯特 BURNELL G. WEST
    • G04FG06F
    • H03K5/135G04F10/00G04F10/06H03K5/133
    • 一種時間數位變換器,藉由記錄被放置於複數個精緻延遲路徑內之節點數來記錄彼此被分隔大於一周期參考時脈訊號之連續訊號的抵達時間,各被耦合至訊號通過傳送之第一粗糙延遲路徑中之複數個粗糙延遲級之一不同者。跨越各精緻延遲路徑之延遲係實際相同於跨越粗糙延遲路徑中之粗糙延遲級的延遲。相位偵測器可藉由調整通過第二粗糙延遲路徑中之各粗糙延遲級之延遲來維持時脈訊號及其延遲同相複本。時脈訊號及其延遲複本之間的時間延遲係等於時脈訊號的一周期。複數個暫存器可儲存各精緻延遲路徑內之節點的電壓,並供應被儲存結果至複數個優先編碼器以編碼訊號抵達於節點的時間優先。延遲編碼器可決定連續訊號通過節點傳送之程序,藉此產生代表訊號抵達時間的時間標記。
    • 一种时间数码变换器,借由记录被放置于复数个精致延迟路径内之节点数来记录彼此被分隔大于一周期参考时脉信号之连续信号的抵达时间,各被耦合至信号通过发送之第一粗糙延迟路径中之复数个粗糙延迟级之一不同者。跨越各精致延迟路径之延迟系实际相同于跨越粗糙延迟路径中之粗糙延迟级的延迟。相位侦测器可借由调整通过第二粗糙延迟路径中之各粗糙延迟级之延迟来维持时脉信号及其延迟同相复本。时脉信号及其延迟复本之间的时间延迟系等于时脉信号的一周期。复数个寄存器可存储各精致延迟路径内之节点的电压,并供应被存储结果至复数个优先编码器以编码信号抵达于节点的时间优先。延迟编码器可决定连续信号通过节点发送之进程,借此产生代表信号抵达时间的时间标记。
    • 6. 发明专利
    • 高解析度時鐘電路
    • 高分辨率时钟电路
    • TW386189B
    • 2000-04-01
    • TW086112588
    • 1997-09-02
    • 立頓系統股份有限公司
    • 韋恩F.威斯蓋特
    • G06F
    • G04F10/06G04F10/00
    • 一種高解析度時鐘電路裝置,以及使用傳統式技術自一低解析度時鐘輸入產生一高解析度時鐘輸出之方法。一標準時鐘產生一時鐘頻率,它係藉一觸發器電路而被分開,並係應用於一低斜行微分時鐘驅動器,它分布此時鐘進入多個分開之輸出,每一輸出係應用於不同長度之延遲線。各延遲線之輸出係應用於一鎖存電路,諸如一低功率八進ECL/TTL雙向轉播機。每一此多個延遲線係經抽樣,以及當一時間計量係要予完成時一時字係被鎖存。在此一事故中,一控制信號自低至高地觸發,它鎖存一代表該時間之亞毫微秒間隔。一移錄器亦接收此輸入時鐘頻率並包括一反饋環路,並係應用於此鎖存電路。此兩個鎖存之輸出係輸入至可編程序之只讀記憶體內,此記憶體使用以轉換此輸入碼成為一二進制編碼十進制。此移錄器和延遲線電路之組合分裂一80毫微秒時期成為編碼之0.625毫微秒時間間隔。此可編程序之只讀記憶體亦提供重疊資料以為延遲線和移錄器之間之相位差作計算。此電路可自100MHz時鐘產生一.625亞微秒解析度。自一較低解析度時鐘輸入產生一高解析度時鐘輸出之方法包括之步驟有:產生一預定之時鐘輸出,分布此產生之時鐘輸出進入多個輸出內,並應用各時鐘輸出於一不同長度之延遲線上,以便為一不同時間延遲或相移各時鐘脈衝。此延遲時間係經抽樣並應用於一鎖存電路,它鎖存一時字於此LEP信號自低至高進行時,以次分此低解析度時鐘週期成為.625毫微秒間隔時間。
    • 一种高分辨率时钟电路设备,以及使用传统式技术自一低分辨率时钟输入产生一高分辨率时钟输出之方法。一标准时钟产生一时钟频率,它系藉一触发器电路而被分开,并系应用于一低斜行微分时钟驱动器,它分布此时钟进入多个分开之输出,每一输出系应用于不同长度之延迟线。各延迟线之输出系应用于一锁存电路,诸如一低功率八进ECL/TTL双向转播机。每一此多个延迟线系经抽样,以及当一时间计量系要予完成时一时字系被锁存。在此一事故中,一控制信号自低至高地触发,它锁存一代表该时间之亚毫微秒间隔。一移录器亦接收此输入时钟频率并包括一反馈环路,并系应用于此锁存电路。此两个锁存之输出系输入至可编进程之只读内存内,此内存使用以转换此输入码成为一二进制编码十进制。此移录器和延迟线电路之组合分裂一80毫微秒时期成为编码之0.625毫微秒时间间隔。此可编进程之只读内存亦提供重叠数据以为延迟线和移录器之间之相位差作计算。此电路可自100MHz时钟产生一.625亚微秒分辨率。自一较低分辨率时钟输入产生一高分辨率时钟输出之方法包括之步骤有:产生一预定之时钟输出,分布此产生之时钟输出进入多个输出内,并应用各时钟输出于一不同长度之延迟在线,以便为一不同时间延迟或相移各时钟脉冲。此延迟时间系经抽样并应用于一锁存电路,它锁存一时字于此LEP信号自低至高进行时,以次分此低分辨率时钟周期成为.625毫微秒间隔时间。
    • 10. 发明专利
    • 具類比顯示之電子計時錶
    • 具模拟显示之电子计时表
    • TW494287B
    • 2002-07-11
    • TW090126831
    • 2001-10-30
    • 伊塔設計製造公司
    • 巴布提斯 韋斯伯羅傑 馬奎斯史蒂芬尼 克勞迪
    • G04C
    • G04C3/005G04C3/146G04F10/00
    • 在此係揭露一種具有類比顯示之電子計時錶(1),其中所測得的時間係可顯示在小刻度盤(5、6、7)上,而該小刻度盤係定位在主刻度盤(2)之周緣部位。所測得的時間係由小指針(8、9、10)所指示,每一小指針則係由一馬達所驅動。該計時錶(1)係包括一桿柱-頂帽部(11),其係經由習知的機械方式來調整該用以指示目前時間的指針(3、4)。該計時錶尚包括至少兩按鈕(12、13),當操縱此兩按鈕時,其可以進入該計時器部分的功能,包括調整計時器指針(8、9、10)之靜止位置的功能。
    • 在此系揭露一种具有模拟显示之电子计时表(1),其中所测得的时间系可显示在小刻度盘(5、6、7)上,而该小刻度盘系定位在主刻度盘(2)之周缘部位。所测得的时间系由小指针(8、9、10)所指示,每一小指针则系由一马达所驱动。该计时表(1)系包括一杆柱-顶帽部(11),其系经由习知的机械方式来调整该用以指示目前时间的指针(3、4)。该计时表尚包括至少两按钮(12、13),当操纵此两按钮时,其可以进入该计时器部分的功能,包括调整计时器指针(8、9、10)之静止位置的功能。