会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 1. 发明申请
    • METHOD AND APPARATUS FOR TRANSMITTING NRZ DATA SIGNALS ACROSS AN ISOLATION BARRIER DISPOSED IN AN INTERFACE BETWEEN ADJACENT DEVICES ON A BUS
    • 用于通过在总线上的相邻设备之间的接口中处理的隔离障碍物发送NRZ数据信号的方法和装置
    • WO1994016390A1
    • 1994-07-21
    • PCT/US1993012324
    • 1993-12-16
    • APPLE COMPUTER, INC.
    • APPLE COMPUTER, INC.VAN BRUNT, RogerOPRESCU, Florin
    • G06F13/40
    • G06F13/4072H03M5/18H04L25/0266H04L25/4925
    • The present invention provides a method and apparatus for transmitting NRZ data signals across an interface comprising an isolation barrier disposed between two devices interconnected via a bus. The apparatus comprises a signal differentiator for receiving an NRZ data signal and outputting a differentiated signal. A driver comprising a tri-state gate has as a first input the data signal and as a second input the differentiated signal for enabling the tri-state gate when the differentiated signal is high. A bias voltage is applied to an output of the tri-state gate to derive as output a transmission signal for transmission via the bus accross the interface between the two devices. In this way, the transmission signal output from the first device comprises an intermediate transmission signal corresponding to the bias voltage when the tri-state gate is disabled, a hight transmission signal when the tri-state gate is enabled and the first input to the tri-state gate is high, and a low transmission signal when the tri-state gate is enabled and the first input to the tri-state gate is low. A Schmidt trigger is provided as a receiver in the second device for receiving as input the transmission signal and outputting a reconstituted data signal corresponding to the synchronized data signal.
    • 本发明提供了一种用于在跨越经由总线相互连接的两个设备之间的隔离屏障的接口上传输NRZ数据信号的方法和装置。 该装置包括用于接收NRZ数据信号并输出​​微分信号的信号微分器。 包括三态门的驱动器具有数据信号的第一输入端和作为第二输入端的微分信号,用于当微分信号为高电平时使能三态门。 偏置电压被施加到三态门的输出端以导出作为输出的传输信号,用于经由总线通过两个设备之间的接口进行传输。 以这种方式,当三态门禁用时,从第一装置输出的传输信号包括对应于偏置电压的中间传输信号,当三态门被使能时的高传输信号,以及第三输入到三态门 并且当三态门被使能且第一输入到三态门时,低传输信号为低。 提供施密特触发器作为第二设备中的接收器,用于作为输入接收传输信号并输出​​对应于同步数据信号的重建数据信号。
    • 2. 发明申请
    • FREQUENCY-INDEPENDENT, SELF-CLOCKING ENCODING TECHNIQUE AND APPARATUS FOR DIGITAL COMMUNICATIONS
    • 频率独立,自锁定编码技术和数字通信设备
    • WO1983000967A1
    • 1983-03-17
    • PCT/US1982001166
    • 1982-08-27
    • DIGITAL EQUIPMENT CORPORATION
    • DIGITAL EQUIPMENT CORPORATIONMcLEAN, Peter, T.SERGEANT, O., Winston
    • H04L25/49
    • H04L25/4904H03M5/18H04L25/4925
    • Technique de codage à auto-synchronisation pour transmission synchrone de signaux numériques, et appareil utilisé avec cette technique. Dans un mode exemplaire de réalisation, la technique de codage utilise des impulsions relativement positives et relativement négatives de durée prédéterminée fixe. Pour des impulsions électriques, le point de référence est de préférence une ligne de base zéro. Au niveau du bord d'attaque LEi de la ième cellule binaire, la valeur du ième bite est codée sous forme d'une impulsion positive dans le cas d'un "1" logique (p.ex. 82A) ou d'une impulsion négative (p.ex. 82B) dans le cas d'un "0" logique (étape 41, 42A, 42B). En outre, si le bit suivant (c'est-à-dire (i + 1)ème bit possède la même valeur, une impulsion de polarité opposée est injectée dans la ième cellule binaire après l'impulsion du bord d'attaque (p.ex. 82D). Ainsi, des impulsions positives et négatives alternent et le contenu d'informations du signal codé ne possèdent aucune composante à courant continu; ceci facilite un accouplement à courant alternatif. En outre, la technique de codage est indépendante du débit binaire (c'est-à-dire de la fréquence) et est utilisable sur une grande gamme de vitesse de transfert de bit. Le récepteur peut décoder de manière synchrone le signal s'il connait la largeur d'impulsion; il n'a pas besoin de connaitre la vitesse de transmission du transmetteur et une vitesse de transmission de bit peut même changer d'une cellule binaire à l'autre. Pour une application sur les fibres optiques, on utilise une ligne de base de non-zéro. Le niveau de sortie zéro optique remplace le niveau d'impulsion négative électrique, le niveau de sortie optique mi-maximum remplace le niveau zéro électrique et le niveau de sortie optique maximum remplace l'impulsion électriquement positive.
    • 一种用于数字信号同步传输的自定时编码技术及其装置。 在示例性实施例中,编码技术利用固定的预定持续时间的相对正和负脉冲。 对于电脉冲,参考点优选为零基线。 在第i个比特单元的前沿LEi,在逻辑“0”的情况下,第i个比特的值被编码为正脉冲,或者在逻辑“0”的情况下被编码为正脉冲。 此外,下一个后续(即,第(i + 1)位具有相同的值,相反极性的脉冲(例如,82D)在前沿脉冲之后被注入到第i个位单元中,因此,正和负脉冲 编码信号的信息内容没有直流分量,这有助于交流耦合,而且编码技术是比特率(即频率)独立的,可以在宽范围的比特传输速率下使用,接收机可以同步 对信号进行解码,如果它知道脉冲宽度,则不需要知道发送方的传输速率,实际上,比特传输速率甚至可能从一个比特单元变为下一个。对于光纤实现,使用非零基线。 光学零输出电平取代电负脉冲电平,半最大光输出电平取代电零电平,最大光输出电平取代电正脉冲。
    • 6. 发明申请
    • DUOBINARY CODING AND MODULATION TECHNIQUE FOR OPTICAL COMMUNICATION SYSTEMS
    • 光通信系统的移动编码和调制技术
    • WO98044635A1
    • 1998-10-08
    • PCT/CA1998/000275
    • 1998-03-25
    • G02F1/01H03M5/16H03M5/18H04B10/00H04B10/04H04B10/06H04B10/142H04B10/152H04B10/155H04L25/497G02F1/225
    • H04B10/5055H03M5/18H04B10/505H04B10/5167
    • A method for encoding a binary input sequence x(0,1) to obtain a duobinary output sequence y(+1,0,-1) is provided. The duobinary coding technique always provides an output bit yk =0 when the corresponding bit xk =0; bits yk alternatively assume a logical level "+1" and "-1" whenever an input bit xk-1=0 changes to xk=1, and the output bit yk maintains the logical level "+1" or "-1" whenever the corresponding bit xk maintains the logical level "1". A coding device for encoding a binary input sequence x(0,1) to a duobinary output sequence y(+1,0,-1) is also provided, comprising a D-type flip-flop for generating a binary switch signal. A first AND circuit receives the input sequence and the switch signal, and provides a first binary sequence a(0,1), while a second AND circuit receives the input sequence and the complement of the switch signal and provides a second binary sequence b(0,1). These first and second binary sequences are applied to a summer to obtain the output sequence y(+1,0,-1). A method for differentially driving an M-Z modulator using a virtual ground level is also provided, which reduces the peak-to-peak drive voltage by a factor of two.
    • 提供了一种用于对二进制输入序列x(0,1)进行编码以获得双二进制输出序列y(+ 1,0,-1)的方法。 当对应的位xk = 0时,双向编码技术总是提供输出位yk = 0; 只要输入位xk-1 = 0改变为xk = 1,位yk或者假设逻辑电平“+1”和“-1”,并且输出位yk每当维持逻辑电平“+1”或“-1” 对应的位xk保持逻辑电平“1”。 还提供了用于将二进制输入序列x(0,1)编码到双二进制输出序列y(+ 1,0,-1)的编码装置,包括用于产生二进制开关信号的D型触发器。 第一AND电路接收输入序列和开关信号,并提供第一二进制序列a(0,1),而第二AND电路接收输入序列和开关信号的补码,并提供第二二进制序列b( 0,1)。 将这些第一和第二二进制序列应用于加法器以获得输出序列y(+ 1,0,-1)。 还提供了一种用于使用虚拟接地电平差分驱动M-Z调制器的方法,其将峰 - 峰驱动电压降低了二倍。