会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 1. 发明申请
    • 再生信号処理装置及び映像表示装置
    • 复制信号处理器和视频显示
    • WO2008129708A1
    • 2008-10-30
    • PCT/JP2007/071336
    • 2007-11-01
    • パナソニック株式会社岡本 好史山本 明毛利 浩喜白川 佳則
    • 岡本 好史山本 明毛利 浩喜白川 佳則
    • G11B20/14H04L7/033
    • H04L7/0331G11B20/10009G11B20/10037G11B20/10222G11B20/14G11B2020/1287G11B2220/2541G11B2220/2545G11B2220/2562H03L7/06
    •  フィードフォワード制御方式の再生信号処理装置において、クロック生成部1が、デジタル値生成部7で設定されるデジタル値に応じてクロック周波数を変更する。従って、システムの消費電力の最適化及び制御の簡易化が図られる。更に、周波数比率算出部3で算出した周波数比率が設定条件を満たした周波数ロック状態になると、変調データ生成部6がクロック生成部1のクロックを用いて変化の小さい変調成分を生成する。従って、この変調成分で前記デジタル値が更新されて、クロック生成部1のクロック周波数の変化が緩やかになり、このクロック周波数の変化が復号処理の応答性に与える影響が小さくなる。よって、再生信号処理装置としてフィードフォワード制御型を採用しつつ、復号処理系の安定性が弱い場合であっても、良好な復号処理を維持しながら、クロック周波数の微調整が行われる。
    • 在前馈控制系统的再现信号处理器中,时钟产生部分(1)利用由数字值产生部分(7)设置的数字值改变时钟频率。 因此,实现了系统的功耗优化和简化控制。 此外,当由频率比计算部分(3)计算的频率比达到满足设定条件的频率锁定状态时,调制数据产生部分(6)通过使用时钟的时钟产生具有小变化的调制分量 时钟产生部分(1)。 因此,数字值被更新,时钟发生部分(1)的时钟频率的变化是平缓的,并且时钟频率的变化对解码处理的响应的影响由调制分量减小。 因此,即使解码处理系统的稳定性弱,在使用前馈控制类型作为再现信号处理器的同时进行时钟频率的微调,并且使解码处理保持良好状态。
    • 2. 发明申请
    • フィルタ係数調整回路
    • 过滤器系统调整电路
    • WO2005045829A1
    • 2005-05-19
    • PCT/JP2004/016575
    • 2004-11-09
    • 松下電器産業株式会社岡本 好史中平 博幸
    • 岡本 好史中平 博幸
    • G11B20/10
    • H04L25/03038H03H17/0227H03H17/0294H03H21/0012
    •  本発明のフィルタ係数調整回路は、再生信号の等化を行うFIRフィルタ(1)のセンタータップより左側の等化係数の初期値をn倍に、右側の等化係数の初期値を(2−n)倍に重み付けすることにより等化係数の調整を行う係数調整回路(2)を備え、再生信号の等化性能を検出する等化性能検出手段である、例えば、再生信号とクロックとのジッタを検出するジッタ検出器(5)の出力が最適となるように重み付けnの値を決定するようにしたものである。  本発明にかかるフィルタ係数調整回路によれば、従来の群遅延補正回路と比較して、制御手法を簡易化することができ、かつ付加回路も必要とせず、再生信号の特性に応じて再生信号の群遅延の最適化を図ることができ、再生性能の向上を図ることが可能である。
    • 滤波器系数调整电路包括:系数调整电路(2),其通过以n和(2-n)的因子进行加权来进行等效系数调整,分别位于左侧和右侧的等效系数的初始值 FIR滤波器(1)的中心抽头,其均衡再生信号。 滤波器系数调整电路决定n的加权值,使得用于确定再现信号的均衡性能的均衡性能确定装置,例如,检测再现信号和时钟的抖动的抖动检测器(5)提供最佳输出。 根据该滤波器系数调整电路,与现有的组延迟校正电路相比,可以简化控制程序,而无需额外的电路。 此外,可以根据再现信号的特性优化再生信号的组延迟,从而提高再现性能。
    • 4. 发明申请
    • フィルタ調整回路
    • 过滤器调节电路
    • WO2006059414A1
    • 2006-06-08
    • PCT/JP2005/016119
    • 2005-09-02
    • 松下電器産業株式会社岡本 好史森江 隆史道正 志郎藤山 博邦
    • 岡本 好史森江 隆史道正 志郎藤山 博邦
    • H03H11/04H03H11/20
    • H03G5/16H03H11/1291H03H11/20
    •  Gm-Cフィルタ等のアナログフィルタ回路のフィルタ調整回路において、参照信号生成回路1からの入力信号ISはGm-Cフィルタ2に入力され、フィルタ処理された後に変換回路3により2値の信号に変換される。参照信号生成回路1からの参照信号RSは変換回路4により2値の信号に変換される。各変換された両信号は、保持回路5で時系列に保持される。タイミング生成回路6は、保持回路5からの参照時系列信号refに基づいて更新タイミング信号enを生成する。制御信号生成回路7は、保持回路5からの参照時系列信号ref及びフィルタ出力時系列信号tgtに基づいて制御信号CSを生成する。この制御信号CSは、前記更新タイミング信号enに応じてGm-Cフィルタ2に入力されて、Gm-Cフィルタ2でのゲインが調整される。従って、Gm-Cフィルタ2の応答特性のばらつきが簡易な回路構成でもって高精度に調整される。
    • 一种用于诸如Gm-C滤波器等的模拟滤波器电路的滤波器调节电路,其中来自参考信号发生电路(1)的输入信号(IS)被输入到Gm-C滤波器(2),由此滤波, 然后通过转换电路(3)转换为二进制信号。 来自参考信号发生电路(1)的参考信号(RS)由转换电路(4)转换成二进制信号。 被转换的这两个信号由保持电路(5)按时间顺序保持。 定时发生电路(6)根据来自保持电路(5)的基准时序信号(ref)产生更新定时信号(en)。 控制信号生成电路(7)基于来自保持电路(5)的基准时间序列信号(ref)和滤波器输出时序信号(tgt)生成控制信号(CS)。 响应于更新定时信号(en),该控制信号(CS)被输入到Gm-C滤波器(2),以调整Gm-C滤波器(2)处的增益。 因此,可以使用这种简单的电路装置来高精度地调整Gm-C滤波器(2)的响应特性的变化。
    • 5. 发明申请
    • 再生信号処理装置
    • 再生信号处理装置
    • WO2008029532A1
    • 2008-03-13
    • PCT/JP2007/056674
    • 2007-03-28
    • 松下電器産業株式会社中平 博幸岡本 好史
    • 中平 博幸岡本 好史
    • G11B20/10H03H21/00H04B3/06
    • G11B20/10009G11B20/10046G11B20/10203G11B20/10296G11B20/10425G11B20/18G11B2020/10972
    •  記録媒体からの読み出し信号に適応処理を施して再生する再生信号処理装置において、読み出し信号は、ベースライン回路103において、直流成分や低周波成分が除去されるようにフィルタ処理される。このフィルタ処理後の信号は、判定回路105に入力される。この判定回路105は、この入力信号の状態をモニタし、安定状態になっているときに限り制御信号(実行)Cを出力して、後段の適応フィルタ106及び適応ビタビ復号回路107での適応信号処理を実行するように適応処理を制御する。従って、過渡状態、例えば電源投入時や欠陥媒体等での想定外の信号変動の状態があっても、その後の定常状態での適応処理の安定性が高まる。
    • 一种再现信号处理装置,用于对从记录介质读取的信号进行自适应处理以进行再现。 在该装置中,读取信号被基线电路(103)滤波,使得从读取信号中去除直流分量和低频分量。 然后将经滤波的信号输入到确定电路(105)。 确定电路(105)监视输入信号的状态,只有当状态稳定时才输出控制自适应处理的控制信号(执行)(C),使得自适应滤波器( 106),并且执行以下级的自适应维特比解码电路(107)。 因此,即使在过渡状态(例如,上电或由于缺陷介质发生的意外信号波动的状态)之后,稳态期间的自适应处理的稳定性也增强。
    • 6. 发明申请
    • 位相誤差検出回路及び同期クロック抽出回路
    • 相位错误检测电路和同步时钟提取电路
    • WO2005027122A1
    • 2005-03-24
    • PCT/JP2004/008594
    • 2004-06-11
    • 松下電器産業株式会社河邉 章岡本 好史
    • 河邉 章岡本 好史
    • G11B20/14
    • H03L7/091G11B20/10009G11B20/18H04L7/0334
    •  再生データに同期したクロックを抽出する同期クロック抽出回路に使用する位相誤差検出回路において、クロス基準値生成部72は、位相誤差算出部71で算出された立上り位相誤差データS3を立上りクロス基準値S5として立上りクロス検出部70aに入力し、同様に算出された立下り位相誤差データS4を立下りクロス基準値S6として立下りクロス検出部70bに入力する。両クロス検出部70a、70bは、各々、サンプリングポイントでの再生データの値と前記入力されたクロス基準値(クロスオフセット値)S5、S6との差分値を算出し、連続するサンプリングポイントでの2つの差分値の一方が負、他方が正の場合に、立上り又は立下りクロス検出信号を出力する。従って、キャプチャレンジが広がる。
    • 相位误差检测电路用于提取与再现数据同步的时钟的同步时钟提取电路。 交叉参考值生成部(72)将通过相位误差计算部(71)计算出的上升相位误差数据(S3)作为上升交叉参考值(S5)输入到上升交叉检测部(70a),并将相位误差数据 (S6)与秋季交叉检测部(70b)类似地计算为下降交叉参考值(S6)。 交叉检测部(70a,70b)计算出采样点的再现数据值与输入的交叉参考值(交叉偏移值)(S5,S6)之间的差值。 当两个差分值中的一个为负,另一个在连续采样点为正时,输出上升或下降交叉检测信号。 因此,上限挑战扩大。