会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 2. 发明申请
    • CELLULE MEMOIRE VOLATILE REMANENTE
    • 备忘挥发性记忆细胞
    • WO2007028888A1
    • 2007-03-15
    • PCT/FR2006/002036
    • 2006-09-05
    • STMICROELECTRONICS SARIZZO, PierreMOREAUX, ChristopheNAURA, DavidKARI, Ahmed
    • RIZZO, PierreMOREAUX, ChristopheNAURA, DavidKARI, Ahmed
    • G11C11/24G11C11/401
    • G11C11/4023G06K7/10029G06K7/10059G06K19/07749
    • L 'invention concerne une cellule mémoire volatile rémanente (PVCELL), pour mémoriser une donnée binaire (Fp) pendant un temps de rétention (Tp) indépendant d'une tension (Vcc) d’alimentation de la cellule mémoire. Selon l’invention, la cellule mémoire comprend un point mémoire capacitif (CMP) fournissant une tension rémanente (Vp) et ayant un temps de décharge déterminé, un interrupteur (T1) pour provoquer la décharge du point mémoire lorsqu'un signal d'effacement (RESET) présente une valeur active, un interrupteur (T2) pour provoquer la charge du point mémoire lorsqu'un signal d’écriture (SET) présente une valeur active, et un circuit détecteur-amplificateur (SACT) ayant une entrée (IN1) recevant la tension rémanente (Vp), et une sortie (OUT1) fournissant la donnée binaire (Fp). Application notamment à la gestion d'un drapeau d'inventaire dans un circuit intégré sans contact.
    • 本发明涉及用于存储独立于存储单元电源电压(Vcc)的保持时间(Tp)的二进制数据(Fp)的剩余易失性存储单元(PVCELL)。 根据本发明,存储单元包括:提供剩余电压(Vp)并且具有确定的放电时间的电容性存储点(CMP),用于在擦除信号时消除存储点的开关(T1) (RESET)具有有效值,当写入信号(SET)具有有效值时用于对存储器点充电的开关(T2)以及包括接收到的输入(INI)的检测器/放大器电路(SACT) 剩余电压(Vp)和提供二进制数据(Fp)的输出(OUT1)。 本发明特别适用于管理非接触集成电路中的库存标志。
    • 5. 发明申请
    • DIVISEUR DE FREQUENCE BINAIRE
    • 二分频器
    • WO2007080242A1
    • 2007-07-19
    • PCT/FR2006/002604
    • 2006-11-28
    • STMICROELECTRONICS SAMOREAUX, ChristopheKARI, AhmedNAURA, DavidRIZZO, Pierre
    • MOREAUX, ChristopheKARI, AhmedNAURA, DavidRIZZO, Pierre
    • H03K23/66
    • H03K23/66
    • L ' invention concerne un diviseur de fréquence binaire (DIVF2) comprenant un compteur (CMPT) cadencé par un signal d'entrée (CKl), des moyens (CPl, CP2) pour comparer un valeur de comptage (VAL) à des première et seconde valeurs de seuil (B2/2, B2/4) et fournir des premier et deuxième signaux de contrôle (DETl, DET2) synchronisés avec des fronts de variation d'un premier type du signal d'entrée (CKl). Selon l'invention, le diviseur comprend des moyens (FFB) pour fournir au moins un troisième signal de contrôle (SDETl, SDET2) décalé d'une demi-période du signal d'entrée (CKl) par rapport à l'un des premier ou second signaux de contrôle (DETl, DET2), et des moyens de contrôle (ALCT) pour générer le signal de sortie (CK2) à partir de signaux de contrôle choisis en fonction de la valeur d'au moins un bit (bl,b0) de plus faible poids de la consigne de division. Application notamment aux transpondeurs UHF.
    • 本发明涉及一种二进制分频器(DIVF2),包括由输入信号(CK1)选通的计数器(CMPT),用于将计数值(VAL)与第一和第二阈值(B2 / 2)进行比较的装置(CP1,CP2) ,B2 / 4),并且提供与输入信号(CK1)的第一类型的变化边沿同步的第一和第二控制信号(DET1,DET2)。 根据本发明,分频器包括用于从输入信号(CK1)相对于第一或第二控制信号(DET1)之一偏移半个周期的至少一个第三控制信号(SDET1,SDET2)的装置(FFB) ,DET2)和用于根据除法指令的至少一个最低位(b1,b0)的值选择的控制信号产生输出信号(CK2)的控制装置(ALCT)。 特别适用于UHF转发器。