会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 1. 发明申请
    • STEUEREINHEIT
    • 控制单元
    • WO2006074870A1
    • 2006-07-20
    • PCT/EP2006/000038
    • 2006-01-04
    • INFINEON TECHNOLOGIES AGWALLNER, PaulGREGORIUS, PeterSCHLEDZ, Ralf
    • WALLNER, PaulGREGORIUS, PeterSCHLEDZ, Ralf
    • H03H17/08H03M9/00H03K5/13H03K5/135H03K5/153
    • H03M9/00
    • Die Erfindung betrifft eine Steuereinheit zur Erzeugung von mit einem ihr eingegebenen kontinuierlichen Taktsignal (clk_hr_i) synchronen Steuersignalen (evload_o, odload_o, st_chgclk_o, clk_o, clk_or_fiford_i) für eine synchron mit dem Taktsignal (clk_hr_i) zu steuernde Einrichtung (1), wobei die Steuereinheit (SE) aufweist: Registermittel zur Registrierung wenigstens eines mehrere Bitstellen umfassenden, Einstellsignals (st_load_i, st_fiford__i), Zählmittel zur Zählung von Flanken des Tanksignals (clk_hr_i) in Abhängigkeit von einem oder mehreren in den Registermitteln jeweils registrierten Einstellsignalen, und Synchronisations- und Ausgabemittel zur Synchronisation eines von den Zählmitteln gezählten Werts mit dem Taktsignal (clk_hr_i) und dem registrierten Einstellsignal und Ausgabe von wenigstens einem der Steuersignale, wobei die Registermittel, die Zählmittel und die Synchronisations- und Ausgabemittel so gestaltet und miteinander verbunden sind, dass das oder die ausgegebene (n) Steuersignal (e) in Abhängigkeit vom jeweils registrierten Einstellsignal eine von mehreren zeitlichen Positionen- mit einer jeweiligen Phasendifferenz eines ganzzahligen Vielfacheneines halben Taktzyklus synchron zur Vorder- oder Rückflanke des Taktsignals einnimmt (einnehmen) . Die Steuereinheit ist insbesondere zur Steuerung des synchronen Parallel-Serien-wandlers zur Wandlung eines parallelen k Bitstellen umfassenden Eingangssignals in eine serielle Ausgangssignalfolgesynchron zum Taktsignal (clk_hr_i) anwendbar, der in einer Sendeschaltung in der Interfaceschaltung eines sehr schnellen DDR-DRAM-Halbleiterspeicherbausteins der kommenden Speichergeneration (z.B. DDR4) vorgesehen ist.
    • 本发明涉及一种控制单元,用于生成向其中连续时钟信号(clk_hr_i)同步控制信号(evload_o,odload_o,st_chgclk_o,clk_o,clk_or_fiford_i),用于与所述时钟信号(clk_hr_i)一个同步地输入要被控制(1),其中,所述控制单元( SE)包括:用于登记至少一个或多个比特位置综合调整信号(st_load_i,st_fiford__i)寄存器装置,计数装置,用于响应于一个或多个分别在寄存器登记装置设置信号计数罐信号(clk_hr_i)的边缘,以及同步和输出装置,用于同步 一个由计数器计数装置与所述时钟信号(clk_hr_i)和注册的设定信号并输出​​该控制信号时,寄存器装置,所述计数装置中的至少一个和所述同步和输出装置这样设计值并连接在一起,所述或ausgege BENE(一个或多个)控制信号(e)同步地取入响应于记录在每个情况下,多个时间Positionen-的一半与时钟周期的整数倍的时钟信号(取)的前缘或后缘的相应的相位差的设定信号。 所述控制单元是特别适用于同步并行到串行转换器的控制,用于将包括所述输入信号并行k位转换成串行输出信号序列同步,在下一代存储器的一个非常快的DDR DRAM半导体存储器设备的接口电路中的传输电路提供的时钟信号(clk_hr_i) (例如DDR4)被提供。
    • 6. 发明申请
    • METHOD FOR RESTORING DATA TRANSMITTED VIA A TRANSMISSION LINE IN A RECEIVER AND CORRESPONDING DEVICE
    • 在接收器和相关设备重建关于传输链路传输数据的方法
    • WO03019889A2
    • 2003-03-06
    • PCT/EP0208294
    • 2002-07-25
    • INFINEON TECHNOLOGIES AGGAZSI LAJOSGREGORIUS PETER
    • GAZSI LAJOSGREGORIUS PETER
    • H03M1/18H04B3/14H04L25/08H04L25/03
    • H04L25/08H03M1/185H04B3/145
    • The aim of the invention is to restore data transmitted via a transmission line, especially a cable. To this end, the corresponding signal received by the receiver is amplified, and the amplified signal is then discretised by means of an analog-digital converter (6) in order to obtain a corresponding digital signal. The amplified signal is then sampled at a relatively low scanning rate, said scanning rate being in the Nyquist frequency range, or even lower than the same. The signal which is discretised in the above manner is then filtered by means of a digital high pass filter (8) and is equalised by means of a digital cable approximation filter (9) in order to compensate the distortion occurring during the transmission via the transmission line. A regenerated clock pulse is obtained from the digital signal processed in this way, by means of a phase-locked loop (14, 18), and the originally transmitted data (DATA) is recovered synchronously with said clock pulse.
    • 对于通过传输路径重构,诸如电缆,所发送的数据,从接收信号接收到相应的信号首先被放大,然后与模拟/数字转换器(6)的帮助下,离散,以获得相应的数字信号,为此目的,将放大 具有相对低的采样率,这是在奈奎斯特频率的范围内,或者甚至可以更小大于奈奎斯特频率扫描信号。 随后,以这种方式信号的离散化过滤使用数字高通滤波器(8)和整流由数字电缆近似滤波器(9)的装置,以补偿通过所述传输链路的传输过程中发生的失真。 对于这种如此加工的数字信号的再生时钟(CLK)和同步于该时钟,原始发送的数据(DATA)被回收用锁相环(14,18)的帮助下。
    • 8. 发明申请
    • VORRICHTUNG ZUR DATENRÜCKGEWINNUNG AUS EINEM EMPFANGENEN DATENSIGNAL
    • 设备进行数据恢复,从接收信号DATA
    • WO2003077466A1
    • 2003-09-18
    • PCT/EP2002/008398
    • 2002-07-26
    • INFINEON TECHNOLOGIES AGENGL, BernhardGREGORIUS, Peter
    • ENGL, BernhardGREGORIUS, Peter
    • H04L7/033
    • H04L7/033H03L7/089H03L7/091H04L7/0337
    • Eine CDR-Schaltungsanordnung, beispielsweise für einen Transceiver-Baustein, weist eine Datenrückgewinnungseinheit (4) zur Rückgewinnung der in einem empfangenen Datensignal (DATA) enthaltenen Daten durch Abtastung dieses empfangenen Datensignals und eine Phasenauswertungseinheit zur Ermittlung einer geeigneten Phasenlage für die von der Datenrückgewinnungseinheit (4) durchgeführte Abtastung auf. Die Phasenauswertungseinheit umfasst eine Abtasteinrichtung (1) zur Überabtastung des empfangenen Datensignals (DATA) gemäß mehreren unterschiedlichen Abtastphasen (P0-P6), eine Phasendetektoreinrichtung (2) zur Auswertung der somit von der Abtasteinrichtung (1) bereitgestellten Abtastwerte (A0-A6), um dadurch Zwischensignale (UP1-UP3, DN1-DN3) abzuleiten, welche den Phasenfehler bei der Abtastung des Datensignals durch die Abtasteinrichtung (1) hinsichtlich seiner Größe und Abweichungsrichtung klassifizieren, sowie eine Filtereinrichtung (3), um die von der Phasedetektoreinrichtung (2) erzeugten Zwischensignale (UP1-UP3, DN1-DN3) einer gewichteten Filterung zu unterziehen. Dabei wird von der Filtereinrichtung (3) ein Stellsignal (ΔP) zur Nachregelung der Abtastphasen (P0-P6) der Abtasteinrichtung (1) erzeugt.
    • 甲CDR电路,诸如收发机芯片,包括:数据恢复单元,用于在所接收的数据信号(DATA)回收(4)包括所述接收的数据信号和用于确定适当的相位位置的相位评估单元由采样数据的(从数据恢复单元4 )进行采样上。 相位评估单元包括扫描装置(1),用于过采样根据多个不同采样相位的(P0-P6),相位检测器装置所接收到的数据信号(DATA)(2)的这样的感测装置(1)提供的样品(A0-A6)的评价,以 其特征在于所述中间信号(UP1 UP3,DN1-DN3)来推导其在由所述检测装置(1)相对于它的大小和偏差的方向取样数据信号分类的相位误差,以及滤波器装置(3),通过对生成的所述相位检测器装置(2) 中间信号(UP1 UP3,DN1-DN3)要经历一个加权滤波。 在这种情况下,从过滤装置(3)产生用于扫描装置(1)的采样相位(P0-P6)的调整的致动信号(按DeltaP)。