会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 35. 发明申请
    • DIGITAL SIGNAL PROCESSING CIRCUIT AND METHOD COMPRISING BAND SELECTION
    • 数字信号处理电路和包含带选择的方法
    • WO2008149258A2
    • 2008-12-11
    • PCT/IB2008/052079
    • 2008-05-27
    • NXP B.V.JANSSEN, Erwin
    • JANSSEN, Erwin
    • H03D7/00
    • H03D3/006H03H17/06H03H2017/0247H03H2218/04
    • A digital signal processing circuit comprises a band selector (14) for selecting at least one sub-band from a frequency spectrum of a digital sampled input signal. The band selector (14) comprises a plurality of processing branches corresponding to respective phases and an adder (28a, 28b) for adding branch signals from the branches. Each branch comprises a sub-sampler (20a,b) for sub-sampling sample values of the input signal at the phase corresponding to the branch, a filter (24a,b) with a first FIR filter (32, 34), applied alternatingly to sets of even and to sets of odd samples from the subsampler (20a,b) and a second FIR filter (36, 38) applied to further sets of odd and even samples from the subsampler (20a,b) when the first FIR filter is applied to the even and odd sets respectively. Output samples from the first and second FIR filter (24a,b) are combined to form the branch signals of the branch, according to a changing combination pattern that changes cyclically as a function of sample position and depends on a phase for which the branch is used.
    • 数字信号处理电路包括用于从数字采样输入信号的频谱中选择至少一个子带的频带选择器(14)。 带选择器(14)包括对应于各个相位的多个处理分支和用于从分支添加分支信号的加法器(28a,28b)。 每个分支包括用于在与分支相对应的相位处对输入信号的采样值进行子采样的子采样器(20a,b),具有第一FIR滤波器(32,34)的滤波器(24a,b),交替地施加 以及当所述第一FIR滤波器(20a,b)被应用于来自所述二次采样器(20a,b)的另外的奇数和偶数样本集合时,来自所述二次采样器(20a,b)的偶数和一组奇数样本集合和第二FIR滤波器 分别应用于偶数和奇数集。 来自第一和第二FIR滤波器(24a,b)的输出样本被组合以形成分支的分支信号,根据作为样本位置的函数循环变化的变化的组合模式,并且取决于分支是 用过的。
    • 36. 发明申请
    • ディジタルフィルタ
    • 数字滤波器
    • WO2006064916A1
    • 2006-06-22
    • PCT/JP2005/023171
    • 2005-12-16
    • パイオニア株式会社堀籠 文彦大橋 徹
    • 堀籠 文彦大橋 徹
    • H03H17/04H03H17/06
    • H03H17/0294H03H17/04H03H17/06
    •  本発明は、簡素な構成のディジタルフィルタを提供することを目的とする。  信号転送部TRTがサンプリング周波数fsより高周波数の規定周波数faに同期して、入力信号Dinと加算出力信号Qeを所定順序で切り替え、切替供給信号Sinとして出力し、加算部AXが切替供給信号Sinと演算部CAL2等からの乗算信号Qa1等を規定周波数faに同期して加算し、その加算入力信号S0を出力する。演算部CAL1が所定数の乗算器によってフィルタ係数を規定周波数faに同期して乗算することにより乗算信号Qb0を生成し、加算部AYが乗算信号Qb0と演算部CAL3等からの乗算信号Qb1等を規定周波数faに同期して加算し、その加算結果を示す加算出力信号Qeを出力する。乗算部CAL2,CAL3は、加算入力信号S0を遅延部DLYを介して入力し、各々所定数の乗算器によってフィルタ係数を規定周波数faに同期して乗算することにより、乗算信号Qa1,Qb1を生成し、加算部A1,B1に供給し加算処理を行わせる。そして、加算出力信号Qeを出力部PUTが、サンプリング周波数fsに同期した出力信号Doutにして出力する。
    • 提供了一种简单配置的数字滤波器。 信号发送单元TRT以与采样频率fs更高的频率的预定频率fa同步地以预定顺序在输入信号Din和相加输出信号Qe之间切换,并将其作为开关电源信号Sin输出。 加法单元AX将计算单元CAL2等的开关电源信号Sin和乘法信号Qal与预定频率fa同步,并输出相加的输入信号S0。 计算单元CAL1将滤波器系数乘以与预定频率fa同步的预定数量的乘法器,以产生相乘的信号Qb0。 加法单元AY将来自计算单元CAL3等的相乘信号Qb0和相乘信号Qb1与预定频率fa同步,并输出表示相加结果的相加输出信号Qe。 乘法单元CAL2和CAL3分别通过延迟单元DLY输入相加的输入信号S0,并将滤波器系数与预定频率fa同步地乘以预定数量的乘法器,以产生相加的信号Qa1和Qb1, 加法单元A1和B1,以便进行加法处理。 输出单元PUT输出加法输出信号Qe作为与采样频率fs同步的输出信号Dout。
    • 39. 发明申请
    • 信号処理装置
    • 信号处理器
    • WO2005112267A1
    • 2005-11-24
    • PCT/JP2004/007109
    • 2004-05-19
    • 三菱電機株式会社白木 徹
    • 白木 徹
    • H03M1/12
    • H03H17/06H03H17/0219
    • この発明に係る信号処理装置は、アナログ入力信号線を複数組備えている入力線路と、その入力線路からの前記複数のアナログ信号を所望の順番で後段の一本の信号線に送り出すマルチプレクサ回路と、アナログ信号をデジタル信号に変換して出力するアナログ−デジタル変換回路と、前記アナログ−デジタル変換回路より順次出力された信号の内、信号一つずつ、その信号と他の相互に干渉している複数信号との影響度を複数信号それぞれに係数化し、その係数と信号を掛け合わせたデータを足し合わせるクロストーク補正回路を備えたものである。
    • 一种信号处理器,包括:输入线,包括多组模拟信号输入线;多路复用器电路,用于以期望的顺序将多条模拟信号从输入线递送到后级的一条信号线;模拟/数字 用于将模拟信号转换为数字信号的转换电路,以及串扰校正电路,用于以系数表示由一个或多个信号依次从模拟/数字转换电路输出的信号和多个信号 对相应的多个信号进行相互干扰,并对系数和信号的乘积数据求和。