会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 23. 发明申请
    • IMPEDANCE CONTROL CIRCUIT
    • 阻抗控制电路
    • WO9906845A3
    • 1999-09-10
    • PCT/US9814846
    • 1998-07-17
    • INTEL CORPMOONEY STEPHEN RHAYCOCK MATTHEW BKENNEDY JOSEPH T
    • MOONEY STEPHEN RHAYCOCK MATTHEW BKENNEDY JOSEPH T
    • H03K19/00H03K19/0175H03K17/16
    • H03K19/017545H03K19/0005
    • Briefly, in accordance with one embodiment of the invention an integrated circuit includes: a digital feedback control circuit (310, 360) to adjust the impedance of an interface circuit output buffer (320) based, at least in part, on having adjusted the impedance of a non-data signal output buffer (330) coupled to an external impedance (350, 370). Briefly, in accordance with another embodiment of the invention, a method of digitally adjusting the impedance (310) of an interface circuit output buffer (320) comprises: digitally adjusting the impedance of a non-data signal output buffer (330) coupled to an external impedance (350, 370), and digitally adjusting the impedance of the interface circuit output buffer (320) based, at least in part, on the digitally adjusted impedance of the non-data signal output buffer (330).
    • 简而言之,根据本发明的一个实施例,集成电路包括:数字反馈控制电路(310,360),用于至少部分地基于调整阻抗来调节接口电路输出缓冲器(320)的阻抗 耦合到外部阻抗(350,370)的非数据信号输出缓冲器(330)。 简而言之,根据本发明的另一个实施例,一种数字调节接口电路输出缓冲器(320)的阻抗(310)的方法包括:数字调节与数据信号输出缓冲器(330)耦合的非数据信号输出缓冲器 至少部分地基于非数据信号输出缓冲器(330)的数字调节的阻抗来数字地调整接口电路输出缓冲器(320)的阻抗(350,370)。
    • 28. 发明申请
    • FAST VOLTAGE DOMAIN CONVERTERS WITH SYMMETRIC AND SUPPLY INSENSITIVE PROPAGATION DELAY
    • 具有对称和供应敏感传播延迟的快速电压域转换器
    • WO2016018645A1
    • 2016-02-04
    • PCT/US2015/040984
    • 2015-07-17
    • QUALCOMM INCORPORATED
    • LI, Shengyuan
    • H03K3/356H03K19/0185
    • H03K19/017545H03K3/356104H03K19/0005H03K19/018528
    • In one embodiment, a circuit comprises a phase interpolator that converts a single-ended input to a pair of symmetric differential signals within a first voltage domain. The circuit further comprises a comparator that converts the symmetric differential signals into single-ended output in a second different voltage domain. In one embodiment, the single ended output of the comparator is configured to be coupled to drive a switching driver in a switching regulator. In one embodiment, the interpolator comprises a first inverter, a second inverter, and a third inverter connected in series. The interpolator further comprises a first resistor and a second resistor connected in series. The second inverter provides a first output signal. Outputs of the first inverter and the third inverter are connected by the series connected resistors. A node between the resistors provides a second output signal. The first and second output signals are inverted and symmetric.
    • 在一个实施例中,电路包括相位插值器,其将单端输入转换成第一电压域内的一对对称差分信号。 电路还包括比较器,其将对称差分信号转换成第二不同电压域中的单端输出。 在一个实施例中,比较器的单端输出被配置为耦合以驱动开关调节器中的开关驱动器。 在一个实施例中,内插器包括串联连接的第一反相器,第二反相器和第三反相器。 内插器还包括串联连接的第一电阻器和第二电阻器。 第二个反相器提供第一个输出信号。 第一个反相器和第三个反相器的输出通过串联电阻连接。 电阻之间的节点提供第二个输出信号。 第一和第二输出信号是反相和对称的。
    • 29. 发明申请
    • モータ駆動装置およびそれを備えたモータ
    • 电机驱动装置和电动机
    • WO2014167804A1
    • 2014-10-16
    • PCT/JP2014/001918
    • 2014-04-02
    • パナソニック株式会社
    • 坪内 俊樹
    • H03K17/16H02M1/08H02M1/38H03K17/687H03K17/695
    • H02M7/538H03K17/162H03K19/017545
    • 本発明のモータ駆動装置(100)は、直流電源(7)にハイサイドスイッチ(19)とロウサイドスイッチ(21)とを直列に接続してトーテムポール型回路を形成する。モータ駆動装置(100)は、ハイサイドスイッチ(19)をオン/オフするハイサイドスイッチ指令信号とロウサイドスイッチ(21)をオン/オフするロウサイドスイッチ指令信号とを送信する制御部(102)を有する。レベルシフト回路(13)は、第3の端子(19c)とハイサイドスイッチ指令信号出力端子(102a)との間に位置する。レベルシフト回路(13)は、ロウサイドスイッチ指令信号出力端子(102b)がロウサイドスイッチ(21)をオンするロウサイドスイッチ指令信号を送信したとき、ハイサイドスイッチ(19)をオフする、レベルシフトされたハイサイドスイッチ指令信号を、第3の端子(19c)に送信する。
    • 根据本发明的电动机驱动装置(100)形成图形柱型电路,其中高边开关(19)和低侧开关(21)串联连接到直流电源( 7)。 电动机驱动装置(100)具备发送用于开关高侧开关(19)的接通/断开的高侧开关指令信号的控制单元(102)和用于接通/断开高侧开关的低侧开关指令信号 低侧开关(21)。 电平移位电路(13)位于第三端子(19c)和高侧开关指令信号输出端子(102a)之间。 当从低侧开关指令信号输出端子(102b)发送用于接通低侧开关(21)的低侧开关指令信号时,电平移位电路(13)将电平移位高侧 用于将高侧开关(19)切断到第三端子(19c)的开关指令信号。
    • 30. 发明申请
    • 負荷駆動装置
    • 负载驱动装置
    • WO2011040277A1
    • 2011-04-07
    • PCT/JP2010/066220
    • 2010-09-17
    • 株式会社オートネットワーク技術研究所住友電装株式会社住友電気工業株式会社城 崇人
    • 城 崇人
    • H03K17/687
    • H03K17/687H03K17/063H03K19/017545H03K2217/0036H03K2217/0063
    • FETをオン状態に維持するための電流を従来よりも低減することができる負荷駆動装置を提供する。 FET11のソースは、ヒューズ2を介してバッテリ電圧+Vに接続され、FET11のドレインには電気負荷1を接続してある。FET11のゲートには、コンデンサ121と抵抗122で構成される直列回路12のコンデンサ121と抵抗122との接続ノードが接続されている。直列回路12には、FET14を直列に接続している。コンデンサ121の両端には、FET15のソース、ドレインが接続されている。FET15のゲートには、抵抗16と抵抗17との接続ノードが接続されている。抵抗17には、FET18を接続している。
    • 公开了一种负载驱动装置,其中用于将FET保持在导通状态的电流可以降低到比过去低的电流。 FET(11)的源极通过熔丝(2)连接到电池电压(+ V),并且电负载(1)连接到FET(11)的漏极。 由电容器(121)和电阻器(122)组成的串联电路(12)的电容器(121)和电阻器(122)之间的连接节点连接到FET(11)的栅极。 FET(14)串联连接到串联电路(12)。 FET(15)的源极和漏极连接到电容器(121)的两个端子。 电阻器(16)和电阻器(17)之间的连接节点连接到FET(15)的栅极。 FET(18)连接到电阻器(17)。