会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 5. 发明专利
    • 具有可選擇的命中及/或多命中偵測之混合式動態-靜態編碼器
    • 具有可选择的命中及/或多命中侦测之混合式动态-静态编码器
    • TW201440428A
    • 2014-10-16
    • TW103104143
    • 2014-02-07
    • 高通公司QUALCOMM INCORPORATED
    • 霍夫 大衛 保羅HOFF, DAVID PAUL黛拉 羅法 崔西ADELLA ROVA, TRACEY A.馬爾茲洛夫 傑森 菲利浦MARTZLOFF, JASON PHILIP
    • H03K17/62H03K17/693H03M7/30
    • G11C15/04G06F7/74G11C15/043H03K19/0013
    • 本文所描述之混合式動態-靜態編碼器可組合動態及靜態結構及邏輯設計特徵,該等動態及靜態結構及邏輯設計特徵策略上分割動態網及邏輯以實質上消除冗餘且藉此在具有一等效邏輯延遲的情況下提供相對於一完全動態編碼器之區域節省、電力節省及洩漏節省。舉例而言,該混合式動態-靜態編碼器可包括相同的頂部半部及底部半部,該頂部半部及該底部半部可經組合以產生最終經編碼索引輸出、命中輸出及多命中輸出。每一編碼器半部可將一動態網用於每一索引位元,其中與一搜尋鍵匹配之列被加圓點。若一列已被加圓點以指示該列與該搜尋鍵匹配,則與其相關聯的該等動態網可經評估以反映與該列相關聯之索引。因此,該混合式動態-靜態編碼器可具有一縮減之較小動態網集合,其充分利用橫越索引動態網、命中動態網及多命中動態網之冗餘下拉結構。
    • 本文所描述之混合式动态-静态编码器可组合动态及静态结构及逻辑设计特征,该等动态及静态结构及逻辑设计特征策略上分割动态网及逻辑以实质上消除冗余且借此在具有一等效逻辑延迟的情况下提供相对于一完全动态编码器之区域节省、电力节省及泄漏节省。举例而言,该混合式动态-静态编码器可包括相同的顶部半部及底部半部,该顶部半部及该底部半部可经组合以产生最终经编码索引输出、命中输出及多命中输出。每一编码器半部可将一动态网用于每一索引比特,其中与一搜索键匹配之列被加圆点。若一列已被加圆点以指示该列与该搜索键匹配,则与其相关联的该等动态网可经评估以反映与该列相关联之索引。因此,该混合式动态-静态编码器可具有一缩减之较小动态网集合,其充分利用横越索引动态网、命中动态网及多命中动态网之冗余下拉结构。
    • 6. 发明专利
    • 多工器、查找表及FPGA
    • 多任务器、查找表及FPGA
    • TW201340601A
    • 2013-10-01
    • TW102105916
    • 2013-02-20
    • SOITEC公司SOITEC
    • 費蘭特 理察FERRANT, RICHARD
    • H03K17/62H03K19/177
    • H03K17/693H03K17/005H03K17/735H03K19/17728H03K2017/6878H03K2217/0018
    • 本發明係有關一種多工器(multiplexer)(1000),至少包含:一第一輸入端(1051),一第二輸入端(1052、1053、1054);一輸出端(1041),該輸出端藉由一第一通閘(1031)連接到該第一輸入端及一第二通閘(1032、1033,、1034)連接到該第二輸入端。其中,該第一通閘至少包含一第一雙閘極電晶體,該第二通閘至少包含一第二雙閘極電晶體,每一個第一與第二雙閘極電晶體具有一第一閘極(1031A、1032A、1033A、1034A)是由控制一第一控制信號(A)所控制且具有一第二閘極(1031B、1032B、1033B、1034B)由一第二控制信號(B)所控制。基於該多工器本發明還涉及一查找表和一FPGA。
    • 本发明系有关一种多任务器(multiplexer)(1000),至少包含:一第一输入端(1051),一第二输入端(1052、1053、1054);一输出端(1041),该输出端借由一第一通闸(1031)连接到该第一输入端及一第二通闸(1032、1033,、1034)连接到该第二输入端。其中,该第一通闸至少包含一第一双闸极晶体管,该第二通闸至少包含一第二双闸极晶体管,每一个第一与第二双闸极晶体管具有一第一闸极(1031A、1032A、1033A、1034A)是由控制一第一控制信号(A)所控制且具有一第二闸极(1031B、1032B、1033B、1034B)由一第二控制信号(B)所控制。基于该多任务器本发明还涉及一查找表和一FPGA。