会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 2. 发明专利
    • 管線式類比數位轉換器和減少電容不匹配之誤差的方法 PIPELINED ANALOG TO DIGITAL CONVERTER WITH CAPACITOR MISMATCH COMPENSATION
    • 管线式模拟数码转换器和减少电容不匹配之误差的方法 PIPELINED ANALOG TO DIGITAL CONVERTER WITH CAPACITOR MISMATCH COMPENSATION
    • TWI320266B
    • 2010-02-01
    • TW095126115
    • 2006-07-17
    • 奇景光電股份有限公司
    • 黃志豪
    • H03M
    • H03M1/066H03M1/145
    • 在具有多個子轉換器之多轉換級管線式類比數位轉換器中,電容不匹配導致的誤差常造成轉換效能的低落。本發明主要是增加傳統管線式類比數位轉換器中之所使用電容之數目,再以隨機的方式選取其中部分電容作為回饋電容,藉以解決因電容不匹配而產生誤差的問題。其中選取電容的方式可依據各轉換級之數位輸出、時脈週期、子轉換器所在之轉換級或以上各項之組合等。本發明亦可使用於管線式類比數位轉換器中最顯著位元之轉換級。又,實現上述架構之方法亦在說明之列。 In a pipelined analog to digital converter with multiple stages of sub-converters, capacitor mismatch error can be reduced by splitting the capacitors into multiple numbers and randomly selecting part of the split capacitors as feedback capacitors. The selection of feedback capacitors can be made according to a digital output, clock phase, stage number of the sub-converter or the combination thereof. The approach of the present invention can be applied to the most significant bit (MSB) stage for a pipelined ADC. Moreover, a method for implementing the same is also proposed. 【創作特點】 因此,本發明的目的在提出一種可將因電容不匹配造成之誤差最小化之管線式類比至數位轉換器架構,以及其方法。
      在管線式類比至數位轉換器中,本發明係將至少一子轉換器中之至少一電容增加成複數個。並且以隨機的方式選取其中部分的電容,以作為保持週期的回饋電容。
      為讓本發明之上述目的、特徵和優點能更明顯易懂,下文特舉一較佳實施例,並配合所附圖式,詳細說明如下:
    • 在具有多个子转换器之多转换级管线式模拟数码转换器中,电容不匹配导致的误差常造成转换性能的低落。本发明主要是增加传统管线式模拟数码转换器中之所使用电容之数目,再以随机的方式选取其中部分电容作为回馈电容,借以解决因电容不匹配而产生误差的问题。其中选取电容的方式可依据各转换级之数码输出、时脉周期、子转换器所在之转换级或以上各项之组合等。本发明亦可使用于管线式模拟数码转换器中最显着比特之转换级。又,实现上述架构之方法亦在说明之列。 In a pipelined analog to digital converter with multiple stages of sub-converters, capacitor mismatch error can be reduced by splitting the capacitors into multiple numbers and randomly selecting part of the split capacitors as feedback capacitors. The selection of feedback capacitors can be made according to a digital output, clock phase, stage number of the sub-converter or the combination thereof. The approach of the present invention can be applied to the most significant bit (MSB) stage for a pipelined ADC. Moreover, a method for implementing the same is also proposed. 【创作特点】 因此,本发明的目的在提出一种可将因电容不匹配造成之误差最小化之管线式模拟至数码转换器架构,以及其方法。 在管线式模拟至数码转换器中,本发明系将至少一子转换器中之至少一电容增加成复数个。并且以随机的方式选取其中部分的电容,以作为保持周期的回馈电容。 为让本发明之上述目的、特征和优点能更明显易懂,下文特举一较佳实施例,并配合所附图式,详细说明如下:
    • 3. 发明专利
    • 根據N維空間二分法之向量量化器 VECTOR QUANTIZER BASED ON N-DIMENSIONAL SPATIAL DICHOTOMY
    • 根据N维空间二分法之矢量量化器 VECTOR QUANTIZER BASED ON N-DIMENSIONAL SPATIAL DICHOTOMY
    • TW200742267A
    • 2007-11-01
    • TW095141618
    • 2006-11-10
    • 愛特梅爾公司 ATMEL CORPORATION
    • 凡佛特 塞巴斯特 FIEVET, SEBASTIEN
    • H03M
    • H03M1/066G06K9/6282H03M1/0668H03M3/464H03M3/502H03M7/3008
    • 本發明說明一種用於量化對應於輸入訊號之向量的方法和系統。該向量具有對應於N維空間之複數個分量。在一態樣中,該方法和系統包含將空間遞迴地分割成較前一個遞迴少一個維度之相等空間,直到最後空間形成為止。最後空間的每一個是二維的。該方法和系統亦包含非同步比較在最後空間之每一者中的分量以便決定具有與該向量最接近匹配之特定最後空間的次空間。在另一個態樣中,該方法和系統包含提供包含複數個節點之一或多個樹且非同步地遍巡該樹以便決定與向量最接近的匹配。這些節點對應於在分量間之「及」閘比較。每一個比較決定第一個分量是否大於第二個分量。
    • 本发明说明一种用于量化对应于输入信号之矢量的方法和系统。该矢量具有对应于N维空间之复数个分量。在一态样中,该方法和系统包含将空间递归地分割成较前一个递归少一个维度之相等空间,直到最后空间形成为止。最后空间的每一个是二维的。该方法和系统亦包含异步比较在最后空间之每一者中的分量以便决定具有与该矢量最接近匹配之特定最后空间的次空间。在另一个态样中,该方法和系统包含提供包含复数个节点之一或多个树且异步地遍巡该树以便决定与矢量最接近的匹配。这些节点对应于在分量间之“及”闸比较。每一个比较决定第一个分量是否大于第二个分量。
    • 4. 发明专利
    • Δ-Σ調製器及用於Δ-Σ調製器的方法
    • Δ-Σ调制器及用于Δ-Σ调制器的方法
    • TW201806325A
    • 2018-02-16
    • TW106126306
    • 2017-08-04
    • 聯發科技股份有限公司MEDIATEK INC.
    • 翁展翔WENG, CHAN-HSIANG羅天佑LO, TIEN-YU
    • H03M1/52H03M1/66H03M3/00H03L7/093
    • H03M3/426H03M1/00H03M1/066H03M1/12H03M3/30H03M3/428H03M3/436H03M3/454
    • 本發明提供Δ-Σ調製器,該Δ-Σ調製器包括:接收電路,用於接收輸入訊號和回饋訊號,以產生求和訊號;回路濾波器模組,用於對求和訊號進行濾波,以產生濾波求和訊號;量化器,用於根據濾波求和訊號產生第一數位訊號;Δ-Σ截斷器,用於截斷第一數位訊號,以產生第二數位訊號;數位濾波器模組,用於分別對第一數位訊號和第二數位訊號進行濾波,以產生濾波後的第一數位訊號和濾波後的第二數位訊號;輸出電路,用於根據濾波後的第一數位訊號和濾波後的第二數位訊號產生輸出訊號。本發明還提供了一種用於Δ-Σ調製器的方法,可以有效地減少洩漏誤差。
    • 本发明提供Δ-Σ调制器,该Δ-Σ调制器包括:接收电路,用于接收输入信号和回馈信号,以产生求和信号;回路滤波器模块,用于对求和信号进行滤波,以产生滤波求和信号;量化器,用于根据滤波求和信号产生第一数码信号;Δ-Σ截断器,用于截断第一数码信号,以产生第二数码信号;数码滤波器模块,用于分别对第一数码信号和第二数码信号进行滤波,以产生滤波后的第一数码信号和滤波后的第二数码信号;输出电路,用于根据滤波后的第一数码信号和滤波后的第二数码信号产生输出信号。本发明还提供了一种用于Δ-Σ调制器的方法,可以有效地减少泄漏误差。
    • 8. 发明专利
    • 在類比域和數位域之間轉換的系統
    • 在模拟域和数码域之间转换的系统
    • TW201711399A
    • 2017-03-16
    • TW105129787
    • 2016-09-13
    • 聯發科技股份有限公司MEDIATEK INC.
    • 許雲翔SHU, YUN SHIANG
    • H03M1/12
    • H03M1/066H03M1/001H03M1/0673H03M1/145H03M1/68H03M3/338H03M3/344
    • 本發明實施例公開了帶有失配誤差塑造的在類比域和數位域之間轉換的系統,该系統包括數位-類比轉換器、耦接於該數位-類比轉換器的第一注入電路,以及耦接於該數位-類比轉換器的第二注入電路。該數位-類比轉換器根據第一數位值產生第一類比值,並根據第二數位值產生第二類比值。當該數位-類比轉換器產生該第二類比值時,該第一注入電路使類比注入值注入至該第二類比值,其中,該類比注入值由該第一數位值的比特子集形成的數位注入值轉換形成。該第二注入電路將該數位注入值和該第二數位值或根據該第二類比值獲得的相關值中的任一個進行合併。
    • 本发明实施例公开了带有失配误差塑造的在模拟域和数码域之间转换的系统,该系统包括数码-模拟转换器、耦接于该数码-模拟转换器的第一注入电路,以及耦接于该数码-模拟转换器的第二注入电路。该数码-模拟转换器根据第一数码值产生第一模拟值,并根据第二数码值产生第二模拟值。当该数码-模拟转换器产生该第二模拟值时,该第一注入电路使模拟注入值注入至该第二模拟值,其中,该模拟注入值由该第一数码值的比特子集形成的数码注入值转换形成。该第二注入电路将该数码注入值和该第二数码值或根据该第二模拟值获得的相关值中的任一个进行合并。