会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 6. 发明专利
    • 讀取週邊元件之設定値之裝置及其方法
    • 读取周边组件之设置値之设备及其方法
    • TW497030B
    • 2002-08-01
    • TW089119344
    • 2000-09-20
    • 華邦電子股份有限公司
    • 黃拔忠榮蘊博
    • G06F
    • G06F13/4239Y02D10/14Y02D10/151
    • 本發明揭露一種讀取週邊元件之設定值之裝置及其方法,可消除目前應用於週邊元件之設定值讀取裝置不易擴充、不易使用及製造成本較高之缺點。為了達到該目的,本發明裝置係利用一電路板設定該週邊元件之設定值或儲存該週邊元件之設定值於一記憶體。在系統啟始時,該週邊元件先讀取該電路板之設定。若該電路板沒有設定該週邊元件之設定值,則接著讀取該記憶體。接著依據所讀取之設定值而設定該週邊元件。最後該記憶體將被失能以達到省電之功效。
    • 本发明揭露一种读取周边组件之设置值之设备及其方法,可消除目前应用于周边组件之设置值读取设备不易扩充、不易使用及制造成本较高之缺点。为了达到该目的,本发明设备系利用一电路板设置该周边组件之设置值或存储该周边组件之设置值于一内存。在系统启始时,该周边组件先读取该电路板之设置。若该电路板没有设置该周边组件之设置值,则接着读取该内存。接着依据所读取之设置值而设置该周边组件。最后该内存将被失能以达到省电之功效。
    • 7. 发明专利
    • 用以實現臆測系統記憶體之讀取的方法及裝置
    • 用以实现臆测系统内存之读取的方法及设备
    • TW409206B
    • 2000-10-21
    • TW085110933
    • 1996-09-06
    • 英特爾公司
    • 詹姆斯M.杜德理察瑪立諾斯基布萊恩K.蘭吉朶夫喬治R.海耶克
    • G06F
    • G06F13/4239
    • 一種用以改進電腦系統在讀取記憶體時性能之方法。先前技術之電腦系統在以微處理器自系統記憶體讀取時,在時間上遭遇相當大的困擾。此一時間困擾可藉本發明之方法予以緩和,在本發明之方法中,當收到微處理器之讀取要求時,資料被以臆測之方式自系統記憶體中擷取。微處理器發起一讀取要求,該要求被記憶體控制器予以解碼。在完成解碼前,記憶體控制器臆測性地開始自系統記憶體裝置擷取資料。因此,若解碼步驟確定所要求之資料在系統記憶體中時,擷取所要之時間即可減少。
    • 一种用以改进电脑系统在读取内存时性能之方法。先前技术之电脑系统在以微处理器自系统内存读取时,在时间上遭遇相当大的困扰。此一时间困扰可藉本发明之方法予以缓和,在本发明之方法中,当收到微处理器之读取要求时,数据被以臆测之方式自系统内存中截取。微处理器发起一读取要求,该要求被内存控制器予以译码。在完成译码前,内存控制器臆测性地开始自系统内存设备截取数据。因此,若译码步骤确定所要求之数据在系统内存中时,截取所要之时间即可减少。
    • 8. 实用新型
    • 資訊處理裝置
    • 信息处理设备
    • TW390446U
    • 2000-05-11
    • TW085200112
    • 1993-09-08
    • 哈得遜股份有限公司
    • 高野俊哉
    • G06F
    • G06F13/1689G06F13/1636G06F13/4239
    • 一種資訊處理裝置,包括:
      (l)向I/O空間存取時,CPU把存取時序延遲,使匯流排免於混亂。自讀取信號之發出至讀取結束止,需耗3匯流排時鐘,且周期依RDY信號之高位準輸入而結束之基本3-3匯流排周期中,把RDY信號成為低位準,插入所需要之數目的等待狀態,藉以調整存取時序。
      (2)記憶器控制器具有DRAM之記憶構成及更新定時器之設定用暫存器。
      (3)連續區域之存取係利用列之位置為既定之現象,以CPU把最初RAS記憶下來,往後即端賴CAS之周期連續讀取資料之方法,而不是如以往頁模式中所作把RAS周期與CAS周期組合逐一施行記憶器存取。使用具有把最初之 RAS記憶,然後僅賴CAS之周期連續讀取資料之手段的 CPU。
      (4)CPU具有判斷依據元件之資料寬之機構,及配合資料寬施行輸入出處理之機構。
      (5)電腦裝置具有以記憶器設定暫存器指定記憶器構成藉此預先告知CPU之手段,及當程式所指定之位址超出實際位址空間時,令CPU發生記憶器I/O錯誤例外之手段。
    • 一种信息处理设备,包括: (l)向I/O空间存取时,CPU把存取时序延迟,使总线免于混乱。自读取信号之发出至读取结束止,需耗3总线时钟,且周期依RDY信号之高位准输入而结束之基本3-3总线周期中,把RDY信号成为低位准,插入所需要之数目的等待状态,借以调整存取时序。 (2)记忆器控制器具有DRAM之记忆构成及更新定时器之设置用寄存器。 (3)连续区域之存取系利用列之位置为既定之现象,以CPU把最初RAS记忆下来,往后即端赖CAS之周期连续读取数据之方法,而不是如以往页模式中所作把RAS周期与CAS周期组合逐一施行记忆器存取。使用具有把最初之 RAS记忆,然后仅赖CAS之周期连续读取数据之手段的 CPU。 (4)CPU具有判断依据组件之数据宽之机构,及配合数据宽施行输入出处理之机构。 (5)电脑设备具有以记忆器设置寄存器指定记忆器构成借此预先告知CPU之手段,及当进程所指定之位址超出实际位址空间时,令CPU发生记忆器I/O错误例外之手段。