会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 93. 发明专利
    • 二相數位鎖相迴路式電路
    • 二相数码锁相回路式电路
    • TW479411B
    • 2002-03-11
    • TW089108757
    • 2000-05-08
    • 日本電氣股份有限公司
    • 早田征明
    • H03LH04L
    • H03D13/004H03L7/089H03L7/091H04L7/033
    • 本發明係提供一種高速度數位鎖相迴路(PLL)電路,其是容易以積體電路(10)製程製造。資料信號之相位是用第一時脈鎖住,此第一時脈之頻率是資料信號之半。更加,與第一時脈比較具相位移位π/2之第二時脈是使用於判定資料信號,與第一時脈比較,是相位延遲或相位超前。壓控振盪器(VCO)輸出第一時脈及第二時脈。相位比較器,用於輸入資料信號,第一及第二時脈並輸出在第一時脈之升高時取樣之一第一資料,在第一時脈之降落時取樣之一第二資料,一指示相位延遲之第一指示信號,反一指示相位超前之第二指示信號。用於輸入第一及第二指示信號之濾波器輸出一用於壓控振盪器之控制電壓。
    • 本发明系提供一种高速度数码锁相回路(PLL)电路,其是容易以集成电路(10)制程制造。数据信号之相位是用第一时脉锁住,此第一时脉之频率是数据信号之半。更加,与第一时脉比较具相位移位π/2之第二时脉是使用于判定数据信号,与第一时脉比较,是相位延迟或相位超前。压控振荡器(VCO)输出第一时脉及第二时脉。相位比较器,用于输入数据信号,第一及第二时脉并输出在第一时脉之升高时采样之一第一数据,在第一时脉之降落时采样之一第二数据,一指示相位延迟之第一指示信号,反一指示相位超前之第二指示信号。用于输入第一及第二指示信号之滤波器输出一用于压控振荡器之控制电压。
    • 94. 发明专利
    • 數位相位鎖定迴路電路之數位控制振盪器電路
    • 数码相位锁定回路电路之数码控制振荡器电路
    • TW451558B
    • 2001-08-21
    • TW088110960
    • 1999-06-29
    • 財團法人工業技術研究院
    • 潘建岱
    • H03L
    • H03L7/089H03L7/0814
    • 本發明揭露一種數位相位鎖定迴路電路之數位控制振盪器電路,係由分數型分頻架構產生所需之目的時序並用以與輸出時序進行比較,隨後將相位與頻率之比較結果來驅動一計數環路濾波器以進行計數。當目的時序與參考時序之間產生頻率或相位差過大,而使得計數環路濾波器之計量達到一預定值之時,將驅動一控制邏輯電路來調整一多位元串接門閂器,以使輸出時序被適度地調整,以符合目的時序之需求。此外,由全數位環路濾波器而來之信號亦可灌注於分數型分頻架構中,用以變更目的時序之頻率,於是便得以依據外界環境因子變更而調整目的時序之頻率,且無須增加額外之電路架構以符合所需。
    • 本发明揭露一种数码相位锁定回路电路之数码控制振荡器电路,系由分数型分频架构产生所需之目的时序并用以与输出时序进行比较,随后将相位与频率之比较结果来驱动一计数环路滤波器以进行计数。当目的时序与参考时序之间产生频率或相位差过大,而使得计数环路滤波器之计量达到一预定值之时,将驱动一控制逻辑电路来调整一多比特串接门闩器,以使输出时序被适度地调整,以符合目的时序之需求。此外,由全数码环路滤波器而来之信号亦可灌注于分数型分频架构中,用以变更目的时序之频率,于是便得以依据外界环境因子变更而调整目的时序之频率,且无须增加额外之电路架构以符合所需。
    • 96. 发明专利
    • 時鐘再生電路及其所用元件
    • 时钟再生电路及其所用组件
    • TW271023B
    • 1996-02-21
    • TW084105052
    • 1995-05-20
    • 富士通股份有限公司
    • 止境伸明宮下工
    • H03LH03K
    • H03L7/099H03K5/133H03K5/15053H03L7/0812H03L7/085H03L7/087H03L7/089H03L7/0891H03L7/0893H03L7/0896H03L7/095H03L7/113H04L7/033
    • 本發明係揭示一時鐘再生電路俾由一資料信號再生一資料時鐘。時鐘再生電路包括一壓控振盪器,一相位檢測器,一頻率誤差檢測電路以及一充電泵而該充電泵之輸出係藉相位檢測器與頻率讓差檢測電路之輸出加以控制。一由壓控振盪器輸出之VCO時鐘係藉著由此類元件組成之回授迴路而與資料時鐘同步。頻率誤差檢測電路藉著在資料信號之轉換端緣處檢測VCO時鐘相位改變的方式來測VCO時鐘與資料時鐘間之頻率誤差。揭示類比及數位頻率誤差檢測電路。此外,亦揭示時鐘再生電路中之改良式電路元件。
    • 本发明系揭示一时钟再生电路俾由一数据信号再生一数据时钟。时钟再生电路包括一压控振荡器,一相位检测器,一频率误差检测电路以及一充电泵而该充电泵之输出系藉相位检测器与频率让差检测电路之输出加以控制。一由压控振荡器输出之VCO时钟系借着由此类组件组成之回授回路而与数据时钟同步。频率误差检测电路借着在数据信号之转换端缘处检测VCO时钟相位改变的方式来测VCO时钟与数据时钟间之频率误差。揭示模拟及数码频率误差检测电路。此外,亦揭示时钟再生电路中之改良式电路组件。