会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 4. 发明公开
    • 반도체 소자의 미세 패턴 형성 방법
    • 形成半导体器件精细图案的方法
    • KR1020130109829A
    • 2013-10-08
    • KR1020120031881
    • 2012-03-28
    • 삼성전자주식회사
    • 박준수박종철김철홍남석우윤국한
    • H01L21/027
    • H01L21/308H01L21/0337H01L27/10852H01L28/92H01L21/0273
    • PURPOSE: A method of forming fine patterns of a semiconductor device forms fine patterns uniformly arranged in a zigzag by using line and space patterns. CONSTITUTION: First and second hard mask patterns are alternatively arranged on a lower film (20). A mask pattern extended in a second direction perpendicular to a first direction is formed on the first and second hard mask patterns. A first opening (65) is formed by etching the first hard mask patterns. A filled pattern (90) is filled in gaps between the first openings and the mask patterns. A spacer (95) is formed on both walls of the filled patterns. A second opening (45) is formed by etching the second hard mask patterns.
    • 目的:形成半导体器件的精细图案的方法通过使用线和空间图案形成均匀排列成锯齿形的精细图案。 构成:第一和第二硬掩模图案交替地布置在下膜(20)上。 在第一和第二硬掩模图案上形成在垂直于第一方向的第二方向上延伸的掩模图案。 通过蚀刻第一硬掩模图案形成第一开口(65)。 填充图案(90)填充在第一开口和掩模图案之间的间隙中。 在填充图案的两个壁上形成间隔物(95)。 通过蚀刻第二硬掩模图案形成第二开口(45)。
    • 5. 发明公开
    • 커패시터의 제조 방법 및 이를 포함하는 반도체 소자의 제조 방법
    • 制造电容器的方法和制造包括其的半导体器件的方法
    • KR1020120041522A
    • 2012-05-02
    • KR1020100103016
    • 2010-10-21
    • 삼성전자주식회사
    • 임한진서종범남석우김봉현이용재임기빈
    • H01L27/108H01L21/8242
    • H01L28/90H01L27/10814H01L27/10855
    • PURPOSE: A manufacturing method of a capacitor and a manufacturing method of a semiconductor device including the same are provided to improve capacitance of the capacitor by forming a bottom electrode wider than a preliminary bottom electrode through ion implantation using boron or arsenic. CONSTITUTION: A gate insulating layer(102) is formed on a substrate(100). A first interlayer insulating film(112) is formed on the gate insulating layer. A second interlayer insulating film(118) is formed on the first interlayer insulating film. A preliminary bottom electrode(130) having a first area is formed on the substrate. A bottom electrode(132) having a second area which is wider than the first area is formed by ion-implanting on the preliminary bottom electrode. A dielectric film and a top electrode are formed on the bottom electrode. A bit line is electrically connected with a first impurity area. A capacitor is electrically connected with a second impurity area.
    • 目的:提供一种电容器的制造方法和包括该电容器的半导体器件的制造方法,以通过使用硼或砷通过离子注入形成比预备底部电极更宽的底部电极来改善电容器的电容。 构成:在基板(100)上形成栅绝缘层(102)。 在栅极绝缘层上形成第一层间绝缘膜(112)。 在第一层间绝缘膜上形成第二层间绝缘膜(118)。 在基板上形成具有第一区域的初级底部电极(130)。 通过离子注入在初级底部电极上形成具有比第一区域宽的第二区域的底部电极(132)。 在底部电极上形成电介质膜和顶部电极。 位线与第一杂质区电连接。 电容器与第二杂质区域电连接。
    • 6. 发明公开
    • 식각 저지 구조물, 이의 제조 방법, 이를 포함하는 반도체장치 및 그 제조 방법
    • 蚀刻阻挡结构,其制造方法,包括其的半导体装置及其制造方法
    • KR1020060033103A
    • 2006-04-19
    • KR1020040082048
    • 2004-10-14
    • 삼성전자주식회사
    • 유영섭박재영이현덕임기빈신원식형용우임헌형장원준남석우
    • H01L27/108H01L21/31
    • H01L21/31116H01L28/91
    • 다양한 식각 용액에 대하여 매우 우수한 내성을 갖는 식각 저지 구조물 및 이를 포함하는 반도체 장치가 개시된다. 하부 구조물을 포함하는 기판 상에 하프늄 산화물 또는 알루미늄 산화물을 포함하는 금속 산화물층을 형성한 후, 금속 산화물층을 약 200∼900℃의 온도에서 열처리하여 식각 저지 구조물을 형성한다. 적어도 산화막 및 질화막을 식각하는 식각 용액에 대하여 극히 우수한 내성을 갖는 금속 산화물층을 포함하는 식각 저지 구조물을 적용하여, 반도체 장치의 여러 가지 구조를 형성하기 위한 다양한 식각 공정 동안 식각 저지 구조물 아래에 위치하는 하부 구조물을 식각 손상 없이 안정적으로 보호할 수 있다.
    • 公开了一种对各种蚀刻溶液具有非常好的耐受性的蚀刻停止结构和包括该蚀刻停止结构的半导体器件。 包括下部结构形成含有氧化铪或氧化铝,金属氧化物层的基材后热处理在约200〜900℃的温度下,金属氧化物层,以形成在蚀刻停止结构。 至少通过施加该蚀刻阻挡层结构,其包括具有到蚀刻溶液极其良好的电阻用于蚀刻氧化膜和氮化膜,其位于蚀刻停止结构下方用于各种蚀刻工艺,以形成半导体器件的各种结构的金属氧化物层 底层结构可以得到稳定的保护而不会受到侵蚀。
    • 7. 发明公开
    • 반도체 메모리에서의 식각정지막을 이용한 커패시터형성방법
    • 用于形成用于蚀刻停止层的电容器用于半导体存储器的方法
    • KR1020050073211A
    • 2005-07-13
    • KR1020040001454
    • 2004-01-09
    • 삼성전자주식회사
    • 유영섭오정환나기수남석우임헌형
    • H01L27/108
    • H01L28/91H01L27/10852
    • 본 발명은 하프늄 옥사이드 계열이나 알루미나 계열의 식각정지막을 이용하여 커패시터를 형성하는 방법에 관한 것으로, 본 발명에 따른 커패시터 형성방법은, 하부 절연막에 둘러싸여진 도전성 플러그를 포함하는 하부구조가 형성된 반도체 기판 전면에 지지용 절연막, 알루미나 계열이나 하프늄 옥사이드 계열로 이루어지는 식각 정지막, 및 몰드 절연막을 순차적으로 형성하는 단계와; 상기 몰드 절연막, 상기 식각 정지막 및 상기 지지용 절연막을 순차적으로 패터닝하여 상기 도전성플러그를 노출시키는 개구를 형성하는 단계와; 상기 개구가 형성된 반도체 기판 전면에 상기 도전성 플러그와 전기적으로 연결되는 스토리지 노드용 도전막을 형성함과 동시에 상기 식각 정지막을 어닐링하는 단계와; 상기 스토리지 노드용 도전막을 분리하여 스토리지 노드를 형성하는 단계와; 상기 분리된 스토리지 노드에 의해서 노출되어 잔류하는 상기 몰드 절연막을 상기 식각 정지막이 노출될 때까지 선택적으로 식각하여 상기 스토리지 노드의 외면의 일부를 노출시키는 단계와; 상기 스토리지 노드 상에 유전막을 개재하여 플레이트 노드를 형성하는 단계를 포함함을 특징으로 한다. 본 발명에 따르면, 커패시터의 리닝현상을 방지할 수 있게 된다.