会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 5. 发明授权
    • 두 개의 클록으로 안정적인 출력 신호를 생성하기 위한 게이트 드라이버 회로
    • 用于生成使用两个时钟的稳定输出信号的门控驱动电路
    • KR101451090B1
    • 2014-10-15
    • KR1020130014451
    • 2013-02-08
    • 건국대학교 산학협력단
    • 박기찬김연경임홍균김상연김준동
    • G09G3/20
    • 본 발명은 트랜지스터의 문턱전압이 음의 값일 때에도 두 개의 클록으로 안정적인 출력 신호를 생성하기 위한 회로에 있어서, 제1클록신호를 제공 받고, 풀업 제어노드에 따라 출력노드의 출력신호를 풀업시키는 트랜지스터를 포함하는 풀업부; 상기 풀업부와 연결되고, 제2클록신호를 제공 받으며, 상기 출력신호가 소정 전압 이하로 떨어지지 않도록 하는 트랜지스터를 포함하는 출력 안정화부; 전단의 출력 및 상기 제2클록신호를 제공 받아, 상기 풀업 제어노드를 제어하는 제1 풀업 제어노드 제어부; 후단의 출력 및 상기 제2클록신호를 제공 받아, 상기 풀업 제어노드를 제어하는 제2 풀업 제어노드 제어부; 상기 제1클록신호 및 상기 제2클록신호를 제공 받아, 상기 출력신호를 풀다운시키는 트랜지스터를 포함하는 풀다운부; 및 상기 전단의 출력 및 상기 제2클록신호를 제공받아, 상기 풀다운부가 풀다운하지 않아야 할 때를 판단하여 이를 제어하는 풀다운제어부를 포함하되, 상기 풀업 제어노드는 상기 제1 풀업 제어노드 제어부와 입력 캐패시터를 통해 연결되어 있으면서 상기 출력노드와 부트스트랩 캐패시터를 통해 연결되어 있고, 상기 풀다운부에는 상기 제1클록신호가 제1 풀다운 제어캐패시터를 통해 입력되고, 상기 풀다운제어부에는 상기 전단의 출력이 제2 풀다운 제어캐패시터를 통해 입력되고, 상기 제1 클록신호 및 상기 제2 클록신호는 교대로 번갈아가며 하이(High) 또는 로우(Low)의 전압으로서 입력되는 것을 특징으로 하는 회로를 개시한다. 본 발명에 의하면, 트랜지스터의 문턱전압이 음의 값일 때에도 두 개의 클록으로 안정적인 출력 신호를 생성함으로써, 회로의 입력신호배선의 연결을 간단하게 할 수 있고, 회로의 소비전력을 감소시킬 수 있다.
    • 6. 发明公开
    • 산화물 박막 트랜지스터 기반의 게이트 드라이버
    • 基于氧化硅的栅极驱动器
    • KR1020130129124A
    • 2013-11-27
    • KR1020130054770
    • 2013-05-15
    • 건국대학교 산학협력단
    • 피재은박기찬임홍균김준동김연경박상희유민기권오상유병곤
    • G09G3/20H01L29/786
    • G09G3/20H01L27/1225
    • The present invention relates to a gate driver based on oxide thin-film transistors and comprises: an input part including an input transistor to which a carry signal (CR) of the previous stage is applied; a pull-up part including a pull-up transistor which receives a first clock signal (CLKo) and generates an output signal; a dual pull-down part including a first pull-down transistor and a second pull-down transistor which are alternately turned on and off and connect an output node to a first ground voltage (VSS); a pull-down control part controlling the first and second pull-down transistors so that the transistors are not turned on when the output node is pulled up; and a carry control part stabilizing the output of the next stage by periodically lowering an output carry voltage when the output node is maintained at the first ground voltage.
    • 本发明涉及一种基于氧化物薄膜晶体管的栅极驱动器,包括:输入部分,包括施加前一级的进位信号(CR)的输入晶体管; 上拉部分,包括接收第一时钟信号(CLKo)并产生输出信号的上拉晶体管; 包括交替地导通和关断并将输出节点连接到第一接地电压(VSS)的第一下拉晶体管和第二下拉晶体管的双下拉部分; 控制第一和第二下拉晶体管的下拉控制部分,使得当输出节点被上拉时晶体管不导通; 以及进位控制部分,当输出节点保持在第一接地电压时,通过周期性地降低输出进位电压来稳定下一级的输出。
    • 10. 发明公开
    • 단일 입력 레벨 시프터
    • 单输入电平变换器
    • KR1020140029111A
    • 2014-03-10
    • KR1020130009285
    • 2013-01-28
    • 한국전자통신연구원건국대학교 산학협력단
    • 피재은박기찬김상연김준동김연경임홍균박상희유병곤황치선김종우권오상유민기
    • G09G3/20G09G3/36
    • A single-input type level shifter according to an embodiment of the present invention comprises: an input unit which authorizes a voltage power to a first node in response to an input signal and applies the input signal to a second node in response to a reference signal; a boot strapping unit which authorizes the voltage power to the second node according to different levels of the first node; an output unit which authorizes the input signal to an output terminal in response to the reference signal so that it can apply the voltage power to the output terminal according to the different voltage levels of the first node; and the boot strapping unit includes a capacitor which is located in between the first and the second node. The boot strapping unit increases the voltage level of the first node higher than that of the voltage power once the input signal is converted from a first voltage level into a second voltage level.
    • 根据本发明的实施例的单输入型电平移位器包括:输入单元,其响应于输入信号授权对第一节点的电压功率,并响应于参考信号将输入信号施加到第二节点 ; 启动捆扎单元,其根据所述第一节点的不同级别授权所述第二节点的电压功率; 输出单元,其响应于参考信号向输出端授权输入信号,使得其可以根据第一节点的不同电压电平向输出端施加电压功率; 并且所述引导带捆绑单元包括位于所述第一和第二节点之间的电容器。 一旦输入信号从第一电压电平转换为第二电压电平,启动带捆绑单元就增加第一节点的电压高于电压功率的电压电平。