会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 1. 发明专利
    • Frequency generating circuit, and communication system using the same
    • 频率发生电路,以及使用该通信系统的通信系统
    • JP2005102148A
    • 2005-04-14
    • JP2004187412
    • 2004-06-25
    • Renesas Technology Corp株式会社ルネサステクノロジ
    • NAKAMURA TAKAHIROOHATA KENICHIMASUDA TORU
    • H03B5/04H03B5/12H03F1/30H03F3/343H03F3/345H03F3/45H03F3/50H04B1/26
    • H03F3/345H03B5/1215H03B5/1221H03B5/1228H03B5/1231H03B5/1243H03F1/30H03F3/3435H03F3/4508H03F3/50H03F2200/372H03F2203/45264
    • PROBLEM TO BE SOLVED: To provide a frequency generating circuit for performing stable frequency oscillation unaffected by temperature variation.
      SOLUTION: The frequency generating circuit includes: a differential amplifier 1 having an LC resonance circuit 10 as a load; and buffer circuits 21, 22 feeding back an output of the differential amplifier to its input. The circuit comprises a temperature characteristic converter 5 converting an output voltage of a reference voltage generator 4 and its temperature characteristic into a voltage having a predetermined voltage and temperature coefficient and outputting it, so as to control bias currents I
      EF of emitter follower circuits to be in proportion to temperature variation. There are a characteristic in which delay time of the emitter follower circuits constructing the buffer circuits is in inverse proportion to a transconductance of transistors and a characteristic in which the transconductance is in inverse proportion to temperature and is in proportion to the bias currents IEF. An oscillation frequency stable to temperature variation can be obtained.
      COPYRIGHT: (C)2005,JPO&NCIPI
    • 要解决的问题:提供一种频率发生电路,用于进行不受温度变化影响的稳定频率振荡。 解决方案:频率发生电路包括:具有LC谐振电路10作为负载的差分放大器1; 缓冲电路21,22将差分放大器的输出反馈到其输入端。 该电路包括温度特性转换器5,其将参考电压发生器4的输出电压及其温度特性转换为具有预定电压和温度系数的电压,并将其输出,以便控制偏置电流I EF 射极跟随器电路与温度变化成比例。 构成缓冲电路的射极跟随器电路的延迟时间与晶体管的跨导成反比的特性以及跨导与温度成反比并与偏置电流IEF成比例的特性。 可以得到温度变化稳定的振荡频率。 版权所有(C)2005,JPO&NCIPI
    • 2. 发明专利
    • Q correction of filter circuit
    • Q滤波电路的校正
    • JP2006270442A
    • 2006-10-05
    • JP2005084822
    • 2005-03-23
    • Fujitsu Ltd富士通株式会社
    • OISHI KAZUAKI
    • H03H11/04H03H11/12
    • H03F3/45475H03F1/08H03F3/45183H03F2200/153H03F2203/45264H03F2203/45521H03H11/1252H03H11/1291
    • PROBLEM TO BE SOLVED: To provide a filter circuit for stabilizing gain ripple or group delay ripple by making a unity gain frequency of operational amplifiers constant so as to make a Q value constant.
      SOLUTION: The filter circuit utilizing operational amplifiers the cut-off frequency of which is made constant by varying the resistance of resistive elements or the capacitance of capacitive elements is provided, which includes: a unity gain angular frequency stabilizing circuit that has a circuit for copying an input differential stage of the operational amplifiers, a voltage source connected to an input of the copy of the differential stage, a current generating source for generating a current on the basis of control for making the cut-off destination constant, wherein an output of the current generating source is connected to an output of the copy of the input differential stage to adjust the output of the copy of the differential stage, and a feedback is inputted to a gate of a transistor for generating a bias current of the copy of the differential stage; and a means for inputting an output of the unity gain angular frequency stabilizing circuit to the gate of the transistor generating the bias current of the input differential stage by each operational amplifier for configuring the filter circuit.
      COPYRIGHT: (C)2007,JPO&INPIT
    • 要解决的问题:提供一种用于通过使运算放大器的单位增益频率恒定以使Q值恒定来稳定增益波动或群延迟纹波的滤波器电路。 解决方案:提供了利用通过改变电阻元件的电阻或电容元件的电容使其截止频率恒定的运算放大器的滤波器电路,其包括:单位增益角频率稳定电路,其具有 用于复制运算放大器的输入差分级的电路,连接到差分级的副本的输入的电压源,用于基于用于使截止目的地恒定的控制产生电流的电流产生源,其中 电流发生源的输出连接到输入差分级的副本的输出,以调整差分级的副本的输出,并且将反馈输入到晶体管的栅极以产生偏置电流的偏置电流 差分台复印件; 以及用于将单位增益角频率稳定电路的输出输入到晶体管的栅极的装置,其通过用于配置滤波器电路的每个运算放大器产生输入差分级的偏置电流。 版权所有(C)2007,JPO&INPIT
    • 5. 发明专利
    • 半導体回路及び増幅回路
    • 半导体电路和放大器电路
    • JP2015192447A
    • 2015-11-02
    • JP2014070950
    • 2014-03-31
    • 株式会社メガチップス
    • 西澤 雄樹
    • H03F3/347H03F1/22H03F3/45
    • H03F3/45076H03F1/14H03F3/45192H03F3/45475H03F3/45632H03F2200/135H03F2200/153H03F2203/45052H03F2203/45264
    • 【課題】増幅回路の出力範囲を容易に広げることができ、かつ位相補償用の容量素子の面積効率を向上させることが可能な技術を提供する。 【解決手段】ドライバ回路4と、当該ドライバ回路4を制御する制御信号CSを出力する増幅回路3とは、複数の極を有するフィードバックループを構成する。半導体回路1は、当該フィードバックループでの位相補償用の容量素子CCを備える。増幅回路3は、一方の電流端子から制御信号が出力され、他方の電流端子が電源電位に接続されたトランジスタを含む出力ブランチと、当該出力ブランチと並列接続された、カスコード回路を含むブランチとを有している。カスコード回路に含まれる2つのトランジスタがそれぞれ有する、互いに接続された2つの電流端子と、ドライバ回路4との間に、ミラー効果を受ける容量素子CCが接続されている。 【選択図】図12
    • 要解决的问题:提供能够容易地扩大放大器电路的输出范围的技术,并且可以提高用于相位补偿的电容分量的面积效率。解决方案:驱动器电路4和放大器电路3输出控制 用于控制驱动电路4的信号CS构成具有多个极的反馈组。 半导体电路1包括用于反馈组中的相位补偿的电容分量CC。 放大器电路3包括:输出分支,包括晶体管,其中控制信号从一个电流端子输出,另一个电流端子连接到电源电位; 以及并联连接到输出分支并包括共源共栅电路的分支。 用于接收镜像效应的电容分量CC连接在分别包含在共源共栅电路中的两个晶体管中的两个电流端子之间并且彼此连接和驱动电路4。
    • 8. 发明专利
    • 演算増幅回路
    • 运算放大器电路
    • JP2017011396A
    • 2017-01-12
    • JP2015122935
    • 2015-06-18
    • 富士電機株式会社
    • 岩本 基光
    • H03F1/50H03F3/45
    • H03F3/45192H03F2203/45248H03F2203/45264H03F2203/45342H03F2203/45692
    • 【課題】演算増幅回路において、位相補償用のコンデンサの容量値を変更したり、バイアス電流を増加させたりすることなく、高いスルーレート特性を持たせる。 【解決手段】フォールデッドカスコード型の演算増幅回路において、入力段のPMOS差動対が出力した電流信号を折り返す電流源であるNMOSトランジスタM20,M21にカスコード接続されたNMOSトランジスタM18,M19のバックゲートをソースに接続する。NMOSトランジスタM18,M19は、その素子構造上、能動寄生素子が形成されている。矩形波の立ち下がり信号が入力され、NMOSトランジスタM18のソースに電流I1が供給されてその電位が上昇するとオンした能動寄生素子を介してバックゲートからドレインに電流が流れ、コンデンサCを急速充電する。これにより、NMOSトランジスタM23がオンする時間が短縮され、内部スルーレートが向上する。 【選択図】図1
    • 本发明提供一种运算放大电路以改变所述电容器进行相位补偿的电容值,而不会或增加的偏置电流,具有高的转换速率特性。 在折叠级联型运算放大电路,电流源折叠电流信号PMOS差动对具有输入级NMOS晶体管M20,连接在所述共源共栅的M21 NMOS晶体管M18的一个输出端,背栅的M19 一个连接到源极。 NMOS晶体管M18,M19是在它的元件结构中,形成在有源寄生元件。 的矩形波的下降信号被输入和NMOS晶体管的源极电流I1 M18是其电势被提供增加的电流流过由通过导通的有源寄生元件的背栅极的漏极,快速充电电容器C 。 这降低了NMOS晶体管M23导通,从而提高了内部转换速率的时间。 点域1