会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 6. 发明公开
    • Vorrichtung zur Selektion von Adressenwörtern mittels Demultiplex-Decodierung
    • 装置,通过解复用解码装置的选择的地址字
    • EP0840230A3
    • 2002-03-06
    • EP97118987.3
    • 1997-10-30
    • SGS-THOMSON MICROELECTRONICS GMBH
    • Heinrich, Peter
    • G06F12/06G06F7/02H04L29/12
    • H04L29/06Y10S707/99936
    • Vorrichtung zur Selektion von Adressenwörtern (ADR1, ADR2, ADR3), die je n Bitstellen aufweisen und der Adressierung von m verschiedenen Empfangsstellen (E1, E2 ... Em) einer digitalen Nachrichtenübertragungseinrichtung dienen, in mindestens einer der Empfangsstellen, mit einer digitalen Akzeptanzeinrichtung, mittels welcher für die betrachtete Empfangsstelle akzeptierbare Adressenwörter (ADR1, ADR2) selektierbar sind und die aufweist: eine Adressenwortsegmentiereinrichtung (DEC), mittels welcher jedes von der Empfangsstelle empfangene Adressenwort in s Adressenwortsegmente (A bis F) mit je b Segmentbitstellen unterteilbar ist, wobei b = n/s und n ein ganzzahliges Vielfaches von s ist; einen Decoder (DEC) mit einem Decodereingang (DE1, DE2), dem das Segmentbitmuster des jeweiligen Adressenwortsegmentes des jeweils auf Akzeptanz zu überprüfenden Adressenwortes zur Decodierung nach einem vorbestimmten Decodieralgorithmus zuführbar ist, und einen Decoderausgang (DA0 bis DA3), an dem für jedes der möglichen Segmentbitmuster ein nur dieses Segmentbitmuster repräsentierendes Decoderausgangsbitmuster abnehmbar ist; s je einem der Adressenwortsegmente (A bis F) zugeordnete Filterregister (FRA bis FRF) zur Speicherung von Filterregisterbitmustern, von denen jedes mindestens einem von all denjenigen Decoderausgangsbitmustern entspricht, die beim Decodieren all derjenigen Segmentbitmuster entstehen, welche im je zugehörigen Adressenwortsegment aller von der betrachteten Empfangsstelle akzeptierbaren Adressenwörter auftreten können; eine Vergleichseinrichtung (AND0 bis AND3), mittels welcher das aus der Decodierung des Segmentbitmusters des jeweiligen Adressenwortsegmentes hervorgehende Decoderausgangsbitmuster mit dem Inhalt des je zugehörigen Filterregisters (FRA bis FRF) daraufhin überprüfbar ist, ob das aus dem jeweiligen Decodierervorgang hervorgegangene Decoderausgangsbitmuster mit einem der in diesem Filterregister gespeicherten Filterregisterbitmuster übereinstimmt oder nicht, und an deren Ausgang je ein Überprüfungsergebnissignal abnehmbar ist, das je nach dem Überprüfungsergebnis ein Übereinstimmungssignal ("1") oder ein Nicht-Übereinstimmungssignal ("0") ist; und eine Auswertungseinrichtung (OR, ER, ANDT), welche nach der Decodierung aller zu dem jeweils empfangenen Adressenwort gehörender Adressenwortsegmente ein Akzeptanzsignal "1" nur dann liefert, wenn am Ausgang der Vergleichseinrichtung (AND0 bis AND3) für jedes Adressenwortsegment (A bis F) dieses Adressenwortes ein Übereinstimmungssignal ("1") aufgetreten ist.
    • 7. 发明公开
    • Treiberschaltung
    • 驱动电路
    • EP0854574A3
    • 2000-10-25
    • EP98100648.9
    • 1998-01-15
    • SGS-THOMSON MICROELECTRONICS GMBH
    • Erckert, Ricardo
    • H03K17/16
    • H03K17/166
    • Treiberschaltung für ein flankensteilheitsgeregeltes impulsweises Schalten einer Last (R L ) mit: einem die Last (R L ) schaltenden MOS-Schalttransistor (M1); einem Regelkreis mit einem Verstärker (AMP), der einen mit einer Schaltsteuerimpulsquelle (ON) gekoppelten Verstärkereingang (AI), einen mit dem Gate des MOS-Schalttransistors (M1) verbundenen Verstärkerausgang (AO) und eine Rückkopplungskapazität (C2) aufweist; einer schaltbaren Stromspiegelschaltung mit einem durch den MOS-Schalttransistor (M1) gebildeten Stromspiegeltransistor und einem als Stromspiegeldiode geschalteten Diodentransistor (M2), wobei ein Verbindungspunkt zwischen dem Diodentransistor (M2) und dem Gate des MOS-Schalttransistors (M1) mit dem Verstärkerausgang (AO) verbunden ist; und mit einer Timer-Schaltung (MS), der eingangsseitig die Schaltsteuerimpulse von der Schaltsteuerimpulsquelle (ON) zuführbar sind und mittels welcher der Diodentransistor (M2) während im wesentlichen der Zeitdauer einer jeden Schaltsteuerimpulsflanke in einen leitenden Zustand und ansonsten in einen nicht-leitenden Zustand steuerbar ist.
    • 用于负载(RL)的压摆率受控脉冲切换的驱动器电路,包括:切换负载(RL)的负载切换设备(M1) 与放大器(AMP)的控制回路,其放大器输入一个具有耦合(AI),开关控制脉冲源(ON)一个连接到该放大器输出(AO)和反馈电容(C2)的MOS开关晶体管(M1)的栅极; 通过MOS开关晶体管(M1)的电流镜晶体管和连接为电流镜二极管二极管晶体管(M2),其中(AO)的二极管晶体管(M2)和MOS开关晶体管(M1)到放大器输出端的栅极之间的连接点与形成的可开关的电流镜电路 连接; 和一个计时器电路(MS),其可以在输入侧被供给从开关控制脉冲源(ON)的开关控制脉冲,并且借助于该二极管晶体管(M2)处于导通状态的每个开关控制脉冲边缘的大致持续时间期间,和以其他方式进入非导通状态 是可控的。
    • 8. 发明公开
    • Filterschaltung und damit ausgerüsteter Audiosignalprozessor
    • 过滤器和声音信号处理器
    • EP0821479A3
    • 1999-09-22
    • EP97112880.6
    • 1997-07-25
    • SGS-THOMSON MICROELECTRONICS GMBH
    • Kirchlechner, PeterSchambacher, JörgLübbe, Jürgen
    • H03G5/00
    • H03G5/02H03G5/00
    • Offenbart ist eine Filterschaltung zum einstellbaren Absenken oder Anheben der Amplitude von Audiosignalen in einem vorbestimmten Frequenzbereich, mit einem Filtermodul (115), wobei das Filtermodul ein RC-Netzwerk mit mindestens einem frequenzgangbestimmenden RC-Glied aufweist, dessen Widerstandskomponente R in SC-Technik realisiert ist, mit einer Einstelleinrichtung (110), die derart mit dem Filtermodul (115) verschaltet ist, so daß deren Einstellung den Frequenzgang des SC-Filters festlegt, wobei die Einstelleinrichtung (110) insbesondere auch eine neutrale Einstellung ermöglicht, in der der wirksame Audiosignalpfad des SC-Filters das Filtermodul (115) umgeht, so daß keine Absenkung oder Anhebung der Amplitude einzelner Frequenzbereiche erfolgt. Ferner ist ein Audiosignalprozessor offenbart mit mindestens einem Audiosignal-Eingang und mindestens einem Audio-signal-Ausgang sowie mindestens einem Steuereingang, und einer zwischen Audiosignal-Eingang und Audiosignal-Ausgang geschalteten Audiosignalverarbeitungseinheit, wobei die Audiosignalverarbeitungseinheit mindestens eine derartige Filterschaltung aufweist.
    • 滤波器电路允许增加或减少预定频率范围内的音频信号的幅度。 该电路具有输入(IN)和输出(OUT)。 它还具有第一个运算放大器(OP1)。 第一运算放大器的非反相输入端连接到输入(IN)。 提供电阻分压器(110)作为调整装置。 分压器的分接点连接到运算放大器的反相输入。 分压器的第一个端子连接到第一个运算放大器。 电路还包括滤波器模块(115)。 这具有至少一个频率确定的RC分支的RC网络。 滤波器模块(115)的输入端连接到第一运算放大器(OP1)的输出端。 滤波器模块(115)的输出连接到电阻分压器(110)的第二端子,其优选地是电位器,或者可以是使用一个或多个晶体管的分压器。