会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 1. 发明公开
    • EP0553338A4 -
    • EP0553338A4 - Google专利
    • EP0553338A4
    • 1994-08-03
    • EP92918430
    • 1992-08-14
    • MULTICHIP TECHNOLOGY
    • LIEBERMAN, DONALD, A.NEMEC, JOHN, J.
    • G06F1/08G06F11/10G06F12/00G06F12/02G06F12/06G06F12/08G06F13/16G06F13/28
    • G06F11/1016G06F11/1008G06F11/1044G06F12/0831G06F13/1673G06F13/1689G06F13/1694G06F13/28
    • A memory system includes a main memory and a memory controller. The main memory includes at least one block which has a plurality of banks. The memory controller includes a plurality of data channels each of which can access at least one bank in the main memory. Each data channel comprises a write first-in-first-out (FIFO) buffer for efficiently supporting cache purge operations and normal write operations, and a reflective write FIFO buffer for efficiently supporting coherent read with simultaneous cache copyback operations. The memory controller selects the proper FIFO or FIFOs depending on the type of data transaction, and selects the proper channel or channels depending on the system bus size, the data transaction size, and the status of the FIFO(s). The memory system can efficiently support data transactions having different data lengths or sizes from a byte to a long burst, and the timing resolution of the memory is enhanced regardless of the bus clock frequency. During burst transactions, the channels can run in an alternating fashion. During reads, the data is error-checked before being output to the system bus. The memory system can support different bus and processor systems and different data transactions in a highly efficient manner.
    • 存储器系统包括主存储器和存储器控制器。 主存储器包括具有多个存储体的至少一个块。 存储器控制器包括多个数据通道,每个数据通道可以访问主存储器中的至少一个存储体。 每个数据通道包括用于有效支持高速缓存清除操作和正常写入操作的先进先出(FIFO)缓冲区,以及用于有效支持同时高速缓存回拷操作的一致读取的反射写入FIFO缓冲区。 存储器控制器根据数据事务的类型选择合适的FIFO或FIFO,并根据系统总线大小,数据事务大小和FIFO的状态选择适当的通道或通道。 存储器系统可以有效地支持从一个字节到一个长突发具有不同数据长度或大小的数据事务,并且无论总线时钟频率如何,存储器的定时分辨率都得到增强。 在突发事务处理期间,通道可以以交替方式运行。 在读取期间,数据在输出到系统总线之前经过错误检查。 存储器系统可以高效地支持不同的总线和处理器系统以及不同的数据交易。
    • 2. 发明公开
    • HIGH-PERFORMANCE DYNAMIC MEMORY SYSTEM
    • 动态高性能的存储系统。
    • EP0553338A1
    • 1993-08-04
    • EP92918430.0
    • 1992-08-14
    • MULTICHIP TECHNOLOGY
    • LIEBERMAN, Donald, A.NEMEC, John, J.
    • G06F1G06F11G06F12G06F13
    • G06F11/1016G06F11/1008G06F11/1044G06F12/0831G06F13/1673G06F13/1689G06F13/1694G06F13/28
    • Un système de mémoire comprend une mémoire principale et un régisseur de mémoire. La mémoire comprend au moins un bloc doté d'une pluralité de banques. Le régisseur de mémoire comprend une pluralité de canaux de données, chacun d'eux pouvant accéder à au moins une banque dans la mémoire. Chaque canal de données comporte une mémoire FIFO d'écriture afin de prendre en charge de manière efficace des opérations d'élimination d'antémémoire et des opérations normales d'écriture, ainsi qu'une mémoire FIFO d'écriture à réflexion pour soutenir efficacement une lecture cohérente avec opérations simultanées de recopiage d'antémémoire. Le régisseur de mémoire peut sélectionner une mémoire FIFO propre ou des mémoires FIFO dépendant du type de transactions de données; il peut aussi sélectionner un canal propre ou des canaux dépendant de la capacité du bus système, de la capacité de transaction des données et de l'état des mémoires FIFO. Le système mémoire peut efficacement recevoir des transactions de données de différentes longueurs ou volumes, d'un octet à une longue rafale, et la définition de synchronisation de la mémoire est améliorée sans tenir compte de la fréquence d'horloge du bus. Lors des transactions en rafale, les canaux peuvent fonctionner en un mode alternatif. Lors des lectures, les données sont soumises au contrôle d'erreurs avant de passer au bus système. Le système mémoire peut soutenir différents systèmes bus et processeurs et différentes transactions de données d'une manière hautement efficace.