会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 1. 发明专利
    • 電子裝置及其驅動方法
    • 电子设备及其驱动方法
    • TW201743158A
    • 2017-12-16
    • TW105128189
    • 2016-09-01
    • 三星電子股份有限公司SAMSUNG ELECTRONICS CO., LTD.
    • 林 政賢LIM, JAMES JUNG別爾津斯 馬太BERZINS, MATTHEW
    • G06F1/04H03K3/012H03K3/356H03K19/00
    • H03K3/356165G06F1/04H03K19/0016
    • 根據一個一般態樣,一種電子裝置可包括鎖存器及控制電路。鎖存器可接收輸入賦能信號並產生經鎖存賦能信號。鎖存器亦可在鎖存器透通時將輸入賦能信號傳送至經鎖存賦能信號。控制電路可電性耦合至鎖存器。控制電路可接收未經閘控時鐘信號作為輸入,並產生經閘控時鐘信號及鎖存控制信號。鎖存控制信號可用以當未經閘控時鐘信號處於預定義狀態時且當輸入賦能信號及經鎖存賦能信號中的一者處於被賦能狀態時使鎖存器透通。控制電路可用以當經鎖存賦能信號處於被賦能狀態時將未經閘控時鐘信號傳送至經閘控時鐘信號。
    • 根据一个一般态样,一种电子设备可包括锁存器及控制电路。锁存器可接收输入赋能信号并产生经锁存赋能信号。锁存器亦可在锁存器透通时将输入赋能信号发送至经锁存赋能信号。控制电路可电性耦合至锁存器。控制电路可接收未经闸控时钟信号作为输入,并产生经闸控时钟信号及锁存控制信号。锁存控制信号可用以当未经闸控时钟信号处于预定义状态时且当输入赋能信号及经锁存赋能信号中的一者处于被赋能状态时使锁存器透通。控制电路可用以当经锁存赋能信号处于被赋能状态时将未经闸控时钟信号发送至经闸控时钟信号。
    • 4. 发明专利
    • 用於時脈閘控之雙半鎖存器
    • 用于时脉闸控之双半锁存器
    • TW201639305A
    • 2016-11-01
    • TW105108865
    • 2016-03-22
    • 甲骨文國際公司ORACLE INTERNATIONAL CORPORATION
    • 黃河HUANG, HE喬許 梅爾JOSHI, MAYUR法 哈PHAM, HA申真旭SHIN, JIN-UK
    • H03K19/094H03K19/003
    • H03K3/356104G06F1/04G06F1/06G06F1/10H03K3/037H03K5/13H03K19/0016
    • 一種雙半鎖存器電路包含第一級,該第一級經耦合以在第二邏輯閘之輸入上接收局域輸入啟用信號且在第三邏輯閘之輸入上接收時脈信號之互補,且進一步包含第四邏輯閘,該第四邏輯閘經耦合以基於該局域輸入啟用信號及該時脈信號之該互補之狀態而產生中間啟用信號。第二級包含經耦合以接收該時脈信號之該互補之第五邏輯閘及經耦合以接收該中間啟用信號之第六邏輯閘,且經組態以產生輸出啟用信號。當該時脈信號係低時,該雙半鎖存器電路對該局域輸入啟用信號之狀態改變透通,且當該時脈信號係高時,該雙半鎖存器電路對該局域輸入啟用信號之狀態改變不透通。
    • 一种双半锁存器电路包含第一级,该第一级经耦合以在第二逻辑门之输入上接收局域输入激活信号且在第三逻辑门之输入上接收时脉信号之互补,且进一步包含第四逻辑门,该第四逻辑门经耦合以基于该局域输入激活信号及该时脉信号之该互补之状态而产生中间激活信号。第二级包含经耦合以接收该时脉信号之该互补之第五逻辑门及经耦合以接收该中间激活信号之第六逻辑门,且经组态以产生输出激活信号。当该时脉信号系低时,该双半锁存器电路对该局域输入激活信号之状态改变透通,且当该时脉信号系高时,该双半锁存器电路对该局域输入激活信号之状态改变不透通。
    • 9. 发明专利
    • 微處理器電源閘的電源分配
    • 微处理器电源闸的电源分配
    • TW201351124A
    • 2013-12-16
    • TW102100539
    • 2013-01-08
    • 輝達公司NVIDIA CORPORATION
    • 阿呵瑪德 賽吉爾AHMAD, SAGHEER瑞嘉 泰札烏伊RAJA, TEZASWI
    • G06F1/32
    • G06F1/189G06F1/3243G06F1/3287H03K19/0016Y02D10/152Y02D10/171
    • 提供與在微處理器內控制電源分配相關的具體實施例。在一個範例中,提供包含電源供應器的微處理器。微處理器亦包括複數個電源閘區塊,其係從該電源供應器接收電源,每個電源閘區塊皆包括複數個電源閘,其中在該等電源閘區塊之任何給定一者內的該等電源閘係由該微處理器控制,而該微處理器對該電源閘區塊內該等電源閘的控制係獨立於該微處理器對於在任何其他電源閘區塊內電源閘之控制。微處理器係可操作以造成先供應電源至在該等電源閘區塊之一第一電源閘區塊中之一第一電源閘;隨後供應電源至在該等電源閘區塊之一第二電源閘區塊中之一第二電源閘;以及隨後供應電源至在該等電源閘區塊之該第一電源閘區塊中之一第三電源閘。
    • 提供与在微处理器内控制电源分配相关的具体实施例。在一个范例中,提供包含电源供应器的微处理器。微处理器亦包括复数个电源闸区块,其系从该电源供应器接收电源,每个电源闸区块皆包括复数个电源闸,其中在该等电源闸区块之任何给定一者内的该等电源闸系由该微处理器控制,而该微处理器对该电源闸区块内该等电源闸的控制系独立于该微处理器对于在任何其他电源闸区块内电源闸之控制。微处理器系可操作以造成先供应电源至在该等电源闸区块之一第一电源闸区块中之一第一电源闸;随后供应电源至在该等电源闸区块之一第二电源闸区块中之一第二电源闸;以及随后供应电源至在该等电源闸区块之该第一电源闸区块中之一第三电源闸。
    • 10. 发明专利
    • 使用電源閘控的積體電路
    • 使用电源闸控的集成电路
    • TW201301761A
    • 2013-01-01
    • TW101117120
    • 2012-05-14
    • ARM股份有限公司ARM LIMITED
    • 邁爾斯詹姆士愛德華MYERS, JAMES EDWARD福林大衛華特FLYNN, DAVID WALTER
    • H03K17/16
    • H03K19/0016
    • 一種積體電路,包含主電力軌、接地電力軌以及虛擬主電力軌與虛擬接地電力軌。組合邏輯電路系統被連接以從虛擬主電力軌與虛擬接地電力軌汲取組合邏輯電路系統的電力。訊號值儲存電路系統被連接以從主電力軌與接地電力軌之一者汲取訊號值儲存電路系統的電力,同時另一電力連結為連接至虛擬軌。積體電路具有操作模式、保持模式與電力關閉模式。在保持模式中,跨組合邏輯電路系統的電壓差異為低電力電壓差異,此低電力電壓差異不足以支持資料處理操作,反之,跨訊號值儲存電路系統的電壓差異較高並足以支持訊號值儲存電路系統內的訊號值保持。
    • 一种集成电路,包含主电力轨、接地电力轨以及虚拟主电力轨与虚拟接地电力轨。组合逻辑电路系统被连接以从虚拟主电力轨与虚拟接地电力轨汲取组合逻辑电路系统的电力。信号值存储电路系统被连接以从主电力轨与接地电力轨之一者汲取信号值存储电路系统的电力,同时另一电力链接为连接至虚拟轨。集成电路具有操作模式、保持模式与电力关闭模式。在保持模式中,跨组合逻辑电路系统的电压差异为低电力电压差异,此低电力电压差异不足以支持数据处理操作,反之,跨信号值存储电路系统的电压差异较高并足以支持信号值存储电路系统内的信号值保持。