会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 1. 发明专利
    • 記憶體裝置與其更新方法 MEMORY DEVICE AND REFRESH METHOD THEREOF
    • 内存设备与其更新方法 MEMORY DEVICE AND REFRESH METHOD THEREOF
    • TWI367486B
    • 2012-07-01
    • TW096149941
    • 2007-12-25
    • 財團法人工業技術研究院
    • 林建宏李子芳王啟龍
    • G11C
    • G11C11/406G11C11/40603
    • 在此提出一種記憶體裝置與更新方法,其中記憶體裝置包括一記憶體陣列,此記憶體陣列包含多個記憶體列。當接收陣列更新脈衝時,依據多個標籤旗標設定系統所使用的記憶體列,以及重設記憶體列對應之狀態,以標示是否需被更新。當接收列更新脈衝時,依據待更新列數(Row to Refresh)計數器之值、剩餘更新時間(Refresh Deadline)計數器之值與更新等待容許值(Queue)等參數,決定是否更新記憶體列。當決定更新記憶體列時,依據標籤及狀態選擇一優先之記憶體列進行更新,並設定其對應之狀態。
    • 在此提出一种内存设备与更新方法,其中内存设备包括一内存数组,此内存数组包含多个内存列。当接收数组更新脉冲时,依据多个标签旗标设置系统所使用的内存列,以及重设内存列对应之状态,以标示是否需被更新。当接收列更新脉冲时,依据待更新列数(Row to Refresh)计数器之值、剩余更新时间(Refresh Deadline)计数器之值与更新等待容许值(Queue)等参数,决定是否更新内存列。当决定更新内存列时,依据标签及状态选择一优先之内存列进行更新,并设置其对应之状态。
    • 2. 发明专利
    • 可重新配置的指令編碼方法、執行方法及電子裝置
    • 可重新配置的指令编码方法、运行方法及电子设备
    • TW201419140A
    • 2014-05-16
    • TW101141138
    • 2012-11-06
    • 財團法人工業技術研究院INDUSTRIAL TECHNOLOGY RESEARCH INSTITUTE
    • 林煌倫LIN, HUANG LUN溫穗安WEN, SHUI AN吳琦WU, CHI李子芳LEE, TZU FANG
    • G06F9/30
    • 可重新配置的指令編碼方法、執行方法及電子裝置。指令編碼方法之一實施例是根據應用程式使用的前後指令配對次數多寡進行重新編碼後更進行重複編碼以產生一指令編碼表及一指令碼映對表,並依據此指令編碼表產生對應此應用程式之執行碼。指令執行方法包括以下步驟:載入一指令碼映對表至包括指令映對模組、指令解碼模組及執行模組之一處理單元,經指令映對模組,依據指令碼映對表,將擷取之一應用程式之一第一指令信號轉換為一目標指令信號。藉由指令解碼模及執行模組,分別對目標指令信號解碼及執行解碼後之目標指令信號。
    • 可重新配置的指令编码方法、运行方法及电子设备。指令编码方法之一实施例是根据应用进程使用的前后指令配对次数多寡进行重新编码后更进行重复编码以产生一指令编码表及一脚本映对表,并依据此指令编码表产生对应此应用进程之运行码。指令运行方法包括以下步骤:加载一脚本映对表至包括指令映对模块、指令译码模块及运行模块之一处理单元,经指令映对模块,依据脚本映对表,将截取之一应用进程之一第一指令信号转换为一目标指令信号。借由指令译码模及运行模块,分别对目标指令信号译码及运行译码后之目标指令信号。
    • 5. 发明专利
    • 可重組態處理裝置及其系統 CONFIGURABLE PROCESSING APPARATUS AND SYSTEM THEREOF
    • 可重组态处理设备及其系统 CONFIGURABLE PROCESSING APPARATUS AND SYSTEM THEREOF
    • TW201112117A
    • 2011-04-01
    • TW098132337
    • 2009-09-24
    • 財團法人工業技術研究院
    • 李子芳林建宏梁菁珊王啟龍
    • G06F
    • G06F9/3867G06F9/30189G06F9/3824G06F9/3869G06F9/3885G06F9/3887G06F9/3889
    • 一種可重組態處理裝置,包括多個處理單元與至少一指令同步控制電路及至少一組組態記憶體。每一個處理單元具有暫停要求輸出信號產生電路,暫停要求輸出信號產生電路用以輸出暫停要求輸出信號,其中,暫停要求輸出信號用以表示處理單元發生了非預期之執行暫停。處理單元另具有暫停要求輸入信號,該處理單元以外的電路可藉由該暫停要求輸入信號,控制該處理單元是否暫停執行。指令同步控制電路根據組態記憶體所儲存的內容與上述多個處理單元的暫停要求輸出信號產生多個處理單元之暫停要求輸入信號,進而決定處理單元間的指令同步與工作模式。
    • 一种可重组态处理设备,包括多个处理单元与至少一指令同步控制电路及至少一组组态内存。每一个处理单元具有暂停要求输出信号产生电路,暂停要求输出信号产生电路用以输出暂停要求输出信号,其中,暂停要求输出信号用以表示处理单元发生了非预期之运行暂停。处理单元另具有暂停要求输入信号,该处理单元以外的电路可借由该暂停要求输入信号,控制该处理单元是否暂停运行。指令同步控制电路根据组态内存所存储的内容与上述多个处理单元的暂停要求输出信号产生多个处理单元之暂停要求输入信号,进而决定处理单元间的指令同步与工作模式。
    • 6. 发明专利
    • 具積分影像輸出之影像感測器 IMAGE SENSOR HAVING OUTPUT OF INTEGRAL IMAGE
    • 具积分影像输出之影像传感器 IMAGE SENSOR HAVING OUTPUT OF INTEGRAL IMAGE
    • TW201035880A
    • 2010-10-01
    • TW098109196
    • 2009-03-20
    • 財團法人工業技術研究院
    • 梁菁珊林建宏李子芳莊國煜
    • G06K
    • G06K9/605G06K9/4614H01L27/14609
    • 一種具積分影像輸出之影像感測器,其包括畫素電路、線累加器及體累加器。其中,畫素電路中包括多個畫素元件,用以擷取影像中多個畫素的畫素値。線累加器係耦接於畫素電路,用以累加影像之目標畫素線中第一畫素至目標畫素之畫素値,而獲得線畫素累加値。體累加器係耦接於線累加器,用以將線累加器輸出之線畫素累加値累加至目標畫素線之前一條畫素線中對應於目標畫素的畫素積分値以作為目標畫素之畫素積分値,並輸出目標畫素之畫素積分値以形成積分影像。
    • 一种具积分影像输出之影像传感器,其包括像素电路、线累加器及体累加器。其中,像素电路中包括多个像素组件,用以截取影像中多个像素的像素値。线累加器系耦接于像素电路,用以累加影像之目标像素线中第一像素至目标像素之像素値,而获得线像素累加値。体累加器系耦接于线累加器,用以将线累加器输出之线像素累加値累加至目标像素线之前一条像素线中对应于目标像素的像素积分値以作为目标像素之像素积分値,并输出目标像素之像素积分値以形成积分影像。