会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 2. 发明专利
    • 可變式晶片電阻器
    • 可变式芯片电阻器
    • TWI317527B
    • 2009-11-21
    • TW095132914
    • 2006-09-06
    • 羅姆電子股份有限公司
    • 塚田虎之
    • H01C
    • H01C10/005H01C10/14
    • 本發明的可變式晶片電阻器(1)是具備:
      將具有適當的比電阻的金屬板形成晶片型之電阻體(2);
      設置於電阻體(2)的兩端部之錫焊用的端子電極(3,4);
      在電阻體(2)中上述兩端子電極(3,4)之間的部份至少被穿設1個的調節孔(9);及
      密接於調節孔(9)的內面而挿入之調節棒(10)。
      又,調節棒(10)為導電體製,可插入調節於調節孔(9)的軸線方向。 【創作特點】 本發明的技術課題是在於藉由極簡單的構成使上述構成的晶片電阻器的全電阻值可變。
      為了達成該技術的課題,本發明的請求項1之可變式晶片電阻器,係在使具有適當的比電阻的金屬板形成晶片型的電阻體的兩端部設置錫焊用的端子電極而成之晶片電阻器,其特徵為具備:調節孔,其係於上述電阻體中上述兩端子電極之間的部份至少被穿設1個;及導電體製的調節棒,其係密接於上述調節孔的內面,可調節地挿入該調節孔的軸線方向。
      本發明的請求項2係如請求項1所記載之可變式晶片電阻器,其中,上述調節孔係設置於使上述電阻體突出變形成圓筒形的內緣翻邊。
      本發明的請求項3係如請求項1或2所記載之可變式晶片電阻器,其中,在上述調節孔的內面形成有雌螺紋,上述調節棒係於其外周面形成有螺合於上述調節孔的雌螺紋之雄螺紋。
      本發明的請求項4係如請求項3所記載之可變式晶片電阻器,其中,上述調節棒係具備頭部,該頭部係具備螺絲起子工具的卡合部,在上述調節棒的頭部與上述電阻體之間介插彈簧墊圈。
      本發明的請求項5係如請求項1或2所記載之可變式晶片電阻器,其中,上述調節棒係根據其外周的雄螺紋,在上述調節孔的內面刻設雌螺紋之自攻螺絲體。
      本發明的請求項6係如請求項1所記載之可變式晶片電阻器,其中,上述調節棒的材料的比電阻小於上述電阻體的比電阻。
    • 本发明的可变式芯片电阻器(1)是具备: 将具有适当的比电阻的金属板形成芯片型之电阻体(2); 设置于电阻体(2)的两端部之锡焊用的端子电极(3,4); 在电阻体(2)中上述两端子电极(3,4)之间的部份至少被穿设1个的调节孔(9);及 密接于调节孔(9)的内面而挿入之调节棒(10)。 又,调节棒(10)为导电体制,可插入调节于调节孔(9)的轴线方向。 【创作特点】 本发明的技术课题是在于借由极简单的构成使上述构成的芯片电阻器的全电阻值可变。 为了达成该技术的课题,本发明的请求项1之可变式芯片电阻器,系在使具有适当的比电阻的金属板形成芯片型的电阻体的两端部设置锡焊用的端子电极而成之芯片电阻器,其特征为具备:调节孔,其系于上述电阻体中上述两端子电极之间的部份至少被穿设1个;及导电体制的调节棒,其系密接于上述调节孔的内面,可调节地挿入该调节孔的轴线方向。 本发明的请求项2系如请求项1所记载之可变式芯片电阻器,其中,上述调节孔系设置于使上述电阻体突出变形成圆筒形的内缘翻边。 本发明的请求项3系如请求项1或2所记载之可变式芯片电阻器,其中,在上述调节孔的内面形成有雌螺纹,上述调节棒系于其外周面形成有螺合于上述调节孔的雌螺纹之雄螺纹。 本发明的请求项4系如请求项3所记载之可变式芯片电阻器,其中,上述调节棒系具备头部,该头部系具备螺丝起子工具的卡合部,在上述调节棒的头部与上述电阻体之间介插弹簧垫圈。 本发明的请求项5系如请求项1或2所记载之可变式芯片电阻器,其中,上述调节棒系根据其外周的雄螺纹,在上述调节孔的内面刻设雌螺纹之自攻螺丝体。 本发明的请求项6系如请求项1所记载之可变式芯片电阻器,其中,上述调节棒的材料的比电阻小于上述电阻体的比电阻。
    • 3. 发明专利
    • 晶片阻抗器
    • 芯片阻抗器
    • TWI316723B
    • 2009-11-01
    • TW095128720
    • 2006-08-04
    • 羅姆電子股份有限公司
    • 塚田虎之
    • H01C
    • H01C7/003H01C1/084H01C1/148H05K3/3442
    • 本發明之晶片阻抗器(1),係具備有:被設置於以晶片型而被構成之絕緣基板(2)的端部之一對的端子電極(4,5);和於絕緣基板(2)之上面,以與一對之端子電極(4,5)導通的方式而被形成,且於其一部份形成有用以設定阻抗值之修整(trimming)溝(3a)的阻抗膜(3)。一對之端子電極(4,5),係包含有被形成於絕緣基板(2)之下面的下面電極(4b),下面電極(4b),係延伸設置直到藉由在阻抗膜(3)之一部分形成有修整溝(3a)而使阻抗膜(3)之寬幅尺寸成為狹窄的狹小部分(8)的正下方部位。
    • 本发明之芯片阻抗器(1),系具备有:被设置于以芯片型而被构成之绝缘基板(2)的端部之一对的端子电极(4,5);和于绝缘基板(2)之上面,以与一对之端子电极(4,5)导通的方式而被形成,且於其一部份形成有用以设置阻抗值之修整(trimming)沟(3a)的阻抗膜(3)。一对之端子电极(4,5),系包含有被形成于绝缘基板(2)之下面的下面电极(4b),下面电极(4b),系延伸设置直到借由在阻抗膜(3)之一部分形成有修整沟(3a)而使阻抗膜(3)之宽幅尺寸成为狭窄的狭小部分(8)的正下方部位。