会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 1. 发明专利
    • 時脈系統、時脈積體電路以及時脈產生方法
    • 时脉系统、时脉集成电路以及时脉产生方法
    • TW201505375A
    • 2015-02-01
    • TW102145796
    • 2013-12-12
    • 威盛電子股份有限公司VIA TECHNOLOGIES, INC.
    • 嘉斯金斯 達魯斯DGASKINS, DARIUS D.隆柏格 詹姆斯RLUNDBERG, JAMES R.
    • H03K5/1254H03K7/08G06F1/08
    • H03L7/22
    • 一種時脈系統,用以經由對齊位置接收參考時脈信號而產生功能時脈,其中功能時脈經由時脈路徑提供至功能電路。時脈系統包括一低頻帶鎖相迴路、高頻帶鎖相迴路、以及一延遲路徑。低頻帶鎖相迴路接收參考時脈信號與回授時脈以提供濾波時脈。高頻帶鎖相迴路接收濾波時脈並提供功能時脈,高頻帶鎖相迴路並具有一回授輸入端以經由本地回授路徑耦接高頻帶鎖相迴路之輸出端。延遲路徑耦接於低頻帶鎖相迴路之輸出端以及對齊位置間以提供回授時脈至低頻帶鎖相迴路。延遲路徑與時脈路徑基本上係相匹配。低頻帶鎖相迴路與高頻帶鎖相迴路的頻寬係分別用來降低輸入抖動與內部抖動。
    • 一种时脉系统,用以经由对齐位置接收参考时脉信号而产生功能时脉,其中功能时脉经由时脉路径提供至功能电路。时脉系统包括一低频带锁相回路、高频带锁相回路、以及一延迟路径。低频带锁相回路接收参考时脉信号与回授时脉以提供滤波时脉。高频带锁相回路接收滤波时脉并提供功能时脉,高频带锁相回路并具有一回授输入端以经由本地回授路径耦接高频带锁相回路之输出端。延迟路径耦接于低频带锁相回路之输出端以及对齐位置间以提供回授时脉至低频带锁相回路。延迟路径与时脉路径基本上系相匹配。低频带锁相回路与高频带锁相回路的带宽系分别用来降低输入抖动与内部抖动。
    • 7. 发明专利
    • 補償同步資料匯流排之誤差的裝置與方法
    • 补偿同步数据总线之误差的设备与方法
    • TW201430578A
    • 2014-08-01
    • TW102142942
    • 2013-11-26
    • 威盛電子股份有限公司VIA TECHNOLOGIES, INC.
    • 坎尼克 凡妮莎SCANAC, VANESSA S.隆柏格 詹姆斯RLUNDBERG, JAMES R.
    • G06F13/38H03L7/08
    • 本發明提供一種補償同步資料匯流排上誤差的裝置,包括一位元延遲控制器以及一同步延遲接收器。位元延遲控制器測量一傳輸時間以及產生一延遲匯流排上之一延遲匯流排信號以標示該傳輸時間,其中該傳輸時間起始於一資料閃控信號之設置並且終止於對應於該資料閃控信號之複數個徑向分佈閃控信號之中的一第一個徑向分佈閃控信號之設置。同步延遲接收器耦接至該位元延遲控制器,用以接收該等徑向分佈閃控信號之中的該第一個徑向分佈閃控信號以及接收一資料位元信號,並且以該延遲時間延遲該資料位元信號之登錄。
    • 本发明提供一种补偿同步数据总线上误差的设备,包括一比特延迟控制器以及一同步延迟接收器。比特延迟控制器测量一传输时间以及产生一延迟总线上之一延迟总线信号以标示该传输时间,其中该传输时间起始于一数据闪控信号之设置并且终止于对应于该数据闪控信号之复数个径向分布闪控信号之中的一第一个径向分布闪控信号之设置。同步延迟接收器耦接至该比特延迟控制器,用以接收该等径向分布闪控信号之中的该第一个径向分布闪控信号以及接收一数据比特信号,并且以该延迟时间延迟该数据比特信号之登录。