会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 4. 发明公开
    • 신호 처리 방법
    • 处理信号的方法
    • KR1020120120069A
    • 2012-11-01
    • KR1020120041544
    • 2012-04-20
    • 로베르트 보쉬 게엠베하
    • 덱케디르크
    • H04L29/10H04L27/00H04L27/01
    • H04L12/40032H04L25/03012
    • PURPOSE: A method for processing signals is provided to prevent additional interference to be strengthened due to an equalizer by adding additional artificial noise to an equalizer-adaptive signal. CONSTITUTION: Signals and individual data frames are modulated transmitted as a symbol string. A received signal is equalized by an equalizer(502). The equalizer uses a received sampled signal as an input signal. Adaptation of the equalizer is controlled by a protocol. An adaptation step begins and terminates with a state machine(500). The equalizer performs multiple sampling for the received signal. The signal is transmitted through point-to-point connection. The signal is transmitted through a bus-system. Coefficient sets(514) of one or more adaptive filters are replaced.
    • 目的:提供一种用于处理信号的方法,以通过向均衡器自适应信号增加额外的人为噪声来防止由于均衡器而增加的附加干扰。 构成:将信号和个别数据帧作为符号字符串进行调制。 接收信号由均衡器(502)均衡。 均衡器使用接收的采样信号作为输入信号。 均衡器的适配由协议控制。 适应步骤开始并用状态机(500)终止。 均衡器对接收到的信号执行多次采样。 信号通过点对点连接传输。 信号通过总线系统传输。 更换一个或多个自适应滤波器的系数组(514)。
    • 5. 发明公开
    • 클록 데이터 복원 장치
    • 时钟数据恢复装置
    • KR1020100084974A
    • 2010-07-28
    • KR1020097020489
    • 2008-10-28
    • 쟈인 에레쿠토로닉스 가부시키가이샤
    • 오자와세이이치
    • H04L7/04H04L25/08
    • H04L7/033H04L7/0083H04L7/0087H04L25/03012
    • A clock data restoration device (1) which restores a clock signal and data on the basis of an inputted digital signal has an equalizer part (10), a sampler part (20), a clock generation part (30), an equalizer control part (40), and a phase monitor part (50). Loop processing by the sampler part (20) and the clock generation part (30) generates a clock signal as the clock signal restored on the basis of the inputted digital signal. Loop processing by the equalizer part (10), the sampler part (20), and the equalizer control part (40) controls the level adjustment quantity of a high frequency component of the digital signal at the equalizer part (10).
    • 基于输入的数字信号恢复时钟信号和数据的时钟数据恢复装置(1)具有均衡器部分(10),采样器部分(20),时钟产生部分(30),均衡器控制部分 (40),以及相位监视部(50)。 由采样器部分(20)和时钟产生部分(30)进行的环路处理产生基于所输入的数字信号恢复的时钟信号的时钟信号。 均衡器部分(10),采样器部分(20)和均衡器控制部分(40)的环路处理控制均衡器部分(10)处的数字信号的高频分量的电平调节量。
    • 10. 发明公开
    • 심볼간 간섭에 의한 타이밍 마진의 감소를 보상하는데이터 수신 장치 및 그 방법
    • 收到数据的装置和方法,其补偿由输入数据信号中的符号间干扰导致的缩短时序误差
    • KR1020060064880A
    • 2006-06-14
    • KR1020040103559
    • 2004-12-09
    • 한국전자통신연구원
    • 정태식김대업주범순정해원
    • H04L1/00H04L1/20
    • H04L25/03012H04L25/061
    • 1. 청구범위에 기재된 발명이 속한 기술분야
      본 발명은 심볼간 간섭에 의한 타이밍 마진의 감소를 보상하는 데이터 수신 장치 및 그 방법에 관한 것임.
      2. 발명이 해결하려고 하는 기술적 과제
      본 발명은 대역 제한된 전송 선로를 통과하여 입력되는 데이터 신호에 존재하는 심볼간 간섭(ISI : Inter-Symbol Interference) 정도에 따라 입력 데이터의 논리값을 결정하기 위한 기준 레벨을 조정하여 데이터를 판별하도록 함으로써, 심볼간 간섭에 의한 타이밍 마진의 감소를 보상하여 오류 없이 데이터를 수신하기 위한 데이터 수신 장치 및 그 방법을 제공하는데 그 목적이 있음.
      3. 발명의 해결방법의 요지
      본 발명은, 데이터 수신 장치에 있어서, 입력되는 데이터 신호의 레벨을 감시하거나 외부의 제어 명령에 따라 다수의 기준 레벨을 발생시키기 위한 기준 레벨 발생 수단; 입력 데이터와 상기 기준 레벨 발생 수단으로부터 전달받은 다수의 기준 레벨을 각각 비교하여 다수의 입력 데이터의 논리값을 결정하기 위한 비교 수단; 선택 제어 신호에 따라 상기 비교 수단으로부터의 다수의 입력 데이터의 논리값들 중 하나를 유효 논리값으로 선택하기 위한 선택 수단; 및 상기 선택 수단으로부터의 유효 논리값을 감시하여 그에 따른 선택 제어 신호를 상기 선택 수단으로 전송하여 유효 논리값 선택 과정을 제어하기 위한 선택 제어 수단을 포함함.
      4. 발명의 중요한 용도
      본 발명은 데이터 수신 장치 등에 이용됨.
      데이터 수신, 기준 레벨 조정, 논리값 결정, 선택 제어, 패턴 검사, 심볼간 간섭에 의한 타이밍 마진의 감소 보상