会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 1. 发明公开
    • 적응적 연속-시간 필터를 조절하기 위한 위상-고정 루프 기반 제어기
    • 用于调节自适应连续过滤器的相位锁定环路控制器
    • KR1020100016655A
    • 2010-02-12
    • KR1020097024004
    • 2008-04-18
    • 스카이워크스 솔루션즈, 인코포레이티드
    • 유쏘피안,에드워드야테스,데이비드이즈마일,앨리,엠.해처,제프리
    • H04B1/16
    • H03H21/0012H03H11/1291H03H2210/021H03H2210/043H03J2200/10
    • A direct conversion radio-frequency (RF) receiver includes a controller and an adaptive continuous-time filter. The adaptive continuous-time filter receives a multiple-bit control signal generated by the controller to adjust a characteristic of the continuous-time filter. The controller generates the multiple-bit control signal in response to process variation in the semiconductor material used to implement the controller and the adaptive continuous-time filter. A method for tuning an adaptive continuous-time filter comprises determining a RC time constant, converting the RC time constant to a digital word, comparing a select bit of the digital word to a respective bit of a predetermined reference word to generate a control bit, applying the control bit to an adjustable element to modify the RC time constant, repeating the determining, converting, comparing and applying steps until the control bits generate an output word and providing the output word to the adaptive continuous-time filter.
    • 直接转换射频(RF)接收机包括控制器和自适应连续时间滤波器。 自适应连续时间滤波器接收由控制器产生的多位控制信号,以调整连续时间滤波器的特性。 响应于用于实现控制器和自适应连续时间滤波器的半导体材料中的工艺变化,控制器产生多位控制信号。 一种用于调整自适应连续时间滤波器的方法包括:确定RC时间常数,将RC时间常数转换为数字字,将数字字的选择位与预定参考字的相应位进行比较以产生控制位, 将控制位应用到可调元件以修改RC时间常数,重复确定,转换,比较和应用步骤,直到控制位产生输出字并将输出字提供给自适应连续时间滤波器。
    • 5. 发明授权
    • 튜닝 회로.
    • 调谐电路
    • KR100750650B1
    • 2007-08-20
    • KR1020050053760
    • 2005-06-22
    • 인티그런트 테크놀로지즈(주)
    • 김세엽정민수
    • H03J3/08H03J7/00
    • H03H11/1291H03H7/0153H03H2210/021H03H2210/043
    • 본 발명은 필터(filter)에 관한 것으로, 더욱 상세하게는 필터의 차단 주파수(cut-off frequency)를 보정하기 위한 필터의 튜닝 회로에 관한 것이다.
      본 발명에 따른 튜닝 회로는, 3개의 단자를 가지며 제1 단자에 인가되는 전압에 비례하여 제2 단자에서 제3 단자로 흐르는 전류를 변화시키는 제1 트랜지스터와 제1 트랜지스터에 직렬 연결되어 RC-시정수의 저항(R)을 가변할 수 있는 저항부를 포함하며, 저항부의 저항값에 따라 저항에 흐르는 전류가 변화되는 전류 발생부와 3개의 단자를 가지며 제1 트랜지스터와 커런트-미러(current-mirror) 회로를 구성하며 제1 단자에 인가되는 전압에 비례하여 제2 단자에서 제3 단자로 미러 전류가 흐르는 제2 트랜지스터와 제2 트랜지스터의 제3 단자에 연결되어 RC-시정수의 커패시턴스(C)를 가변할 수 있는 커패시터부를 포함하며, 커패시터부의 커패시턴스 용량이 변화되는 커패시턴스 보정부와 저항부의 저항 또는 커패시터 보정부의 커패시턴스를 가변하도록 제어신호를 보내는 업-다운 카운터 및 저항 또는 커패시턴스를 가변시키기 위한 업-다운 카운터의 제어 경로를 선택하는 선택부를 포함하는 것을 특징으로 이루어진다.
      필터, 시정수, 보상, 보정, 튜닝, CAP-BANK
    • 6. 发明公开
    • 저항기들 및 커패시터들을 동조시키기 위한 방법 및 장치
    • 用于调谐电阻和电容器的方法和装置
    • KR1020090025203A
    • 2009-03-10
    • KR1020087027356
    • 2007-04-05
    • 퀄컴 인코포레이티드
    • 치카리니,알베르토
    • H03H1/02
    • H03H1/02H03H2210/021H03H2210/043
    • A two-step tuning process for resistors and capacitors in an integrated circuit is described. In the first step of the tuning process, an on-chip adjustable resistor is tuned based on an external resistor to obtain a tuned resistor. The value of the tuned resistor is accurate to within a target percentage determined by the external resistor and the design of the adjustable resistor. In the second step, an adjustable capacitor is tuned based on the tuned resistor and an accurate clock to obtain a tuned capacitor having an accurate value. The adjustable capacitor may be tuned such that an RC time constant for the tuned resistor and the tune capacitor is accurate to within a target percentage determined by the accurate clock and the design of the adjustable capacitor. The resistors and capacitors of other circuits on the integrated circuit may be adjusted based on the tuned resistor and the tuned capacitor, respectively.
    • 描述了集成电路中的电阻器和电容器的两步调谐过程。 在调谐过程的第一步中,基于外部电阻器调整片上可调电阻以获得调谐电阻。 调谐电阻的值精确到由外部电阻确定的目标百分比和可调电阻的设计之内。 在第二步中,基于调谐电阻器和精确时钟来调节可调电容器以获得具有准确值的调谐电容器。 可调整的可调电容器可以使得调谐电阻器和调谐电容器的RC时间常数精确到由精确时钟和可调电容器的设计确定的目标百分比之内。 可以分别基于调谐电阻器和调谐电容器来调整集成电路上的其它电路的电阻器和电容器。
    • 8. 发明公开
    • 튜닝 회로.
    • 调谐电路
    • KR1020060134235A
    • 2006-12-28
    • KR1020050053760
    • 2005-06-22
    • 인티그런트 테크놀로지즈(주)
    • 김세엽정민수
    • H03J3/08H03J7/00
    • H03H11/1291H03H7/0153H03H2210/021H03H2210/043
    • A tuning circuit is provided to tune a clock period that is not related to an external channel, thereby maximizing a tuning effect. A current generation unit(210) includes a first transistor having three terminals and changing a current flowing from a second terminal to a third terminal in proportion to a voltage applied to a first terminal, and a variable resistor(213) electrically connected to the third terminal of the first transistor. A capacitance correction unit includes a second transistor having three terminals and forming a current-mirror circuit together with the first transistor, and a variable capacitor(223) connected to the third terminal of the second transistor. An up-down counter(222) controls resistance of the variable resistor or capacitance of the variable capacitor. A selection unit selects a control pass of the up-down counter.
    • 提供调谐电路来调谐与外部信道无关的时钟周期,从而最大化调谐效果。 电流产生单元(210)包括具有三个端子的第一晶体管,并且与施加到第一端子的电压成比例地改变从第二端子流到第三端子的电流;以及可变电阻器(213),电连接到第三端子 端子的第一晶体管。 电容校正单元包括具有三个端子并与第一晶体管一起形成电流镜电路的第二晶体管,以及连接到第二晶体管的第三端子的可变电容器(223)。 升降计数器(222)控制可变电阻器的电阻或可变电容器的电容。 选择单元选择上下计数器的控制通过。
    • 9. 发明公开
    • 필터를 탑재한 반도체 집적 회로
    • 필터를반한반도체집적회로
    • KR1020030074090A
    • 2003-09-19
    • KR1020020068031
    • 2002-11-05
    • 미쓰비시덴키 가부시키가이샤
    • 야마모토세이지가노겐지
    • G11C7/00H03H11/04
    • H03H11/1291H03H2210/021H03H2210/043
    • 본 발명은 컷오프 주파수를 조정하는 것에 의해 필터를 구성하는 저항 소자 및 용량 소자의 제조 편차가 있어도 제품 비율 저하를 될 수 있는 한 억제할 수 있는 필터를 탑재한 반도체 집적 회로를 얻기 위한 것으로, 저항 소자(12∼17), 용량값을 변경하는 용량값 전환 회로(75)로 이루어지는 용량 소자(24∼27) 및 연산 증폭기(6, 7)로 구성되는 필터(30)와 필터의 용량 소자 및 저항 소자와는 별도로 형성된 용량 소자(133) 및 저항 소자(108)의 시정수를 검출하는 시정수 검출 회로(180)를 갖고, 검출된 시정수에 근거하여 용량 소자의 용량값을 변경한다.
    • 半导体集成电路包括滤波器和时间常数检测电路。 滤波器包括电阻元件; 电容元件,每个电容元件由可以改变电容元件和运算放大器的电容的电容值开关电路组成。 时间常数检测电路检测独立于滤波器的电容元件和电阻元件形成的电容元件和电阻元件的时间常数。 半导体集成电路响应于检测到的时间常数改变电容元件的电容,以通过调节滤波器的截止频率来防止成品率的降低,尽管在制造滤波器的电阻元件和电容元件 。