会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 1. 发明公开
    • 변환 회로 및 검출 회로
    • 转换电路和检测电路
    • KR1020170115081A
    • 2017-10-16
    • KR1020177024889
    • 2016-07-19
    • 선전 구딕스 테크놀로지 컴퍼니, 리미티드
    • 피타오장멍웬잔창
    • H03F1/26H03F3/00H03F3/45
    • A61B5/02427A61B2562/0238G11C27/026H03F1/086H03F1/26H03F3/005H03F3/082H03F3/3022H03F3/45475H03F2200/249H03F2200/264H03F2200/297H03F2200/372H03F2200/375H03F2200/462H03M1/468
    • 본발명의일부실시예는감지소자에흐르는전류신호를제1 출력전압신호로변환하는변환회로를제공한다. 상기변환회로는, 상기전류신호중의제1 전류를제거하도록구성된제1 전류제거회로로서, 상기제1 전류제거회로는전류샘플앤홀드회로; 및상기감지소자와상기전류샘플앤홀드회로사이에연결된전류구동회로를포함하는, 상기제1 전류제거회로; 상기감지소자에연결되고, 상기전류신호중의제2 전류를제거하도록구성된제2 전류제거회로; 및상기감지소자에연결되고, 상기전류신호중의제3 전류를적분하고, 제1 적분출력단자와제2 적분출력단자사이에제1 입력전압신호를출력하도록구성된적분회로를포함한다. 본발명의일부실시예는전류신호중의배경광전류와베이스전류를제거할수 있고, 적분회로를이용하여전류신호중의심장박동(heartbeat) 전류를적분하여배경광전류와베이스전류가심장박동전류에미치는영향을배제함으로써, 검출효율을향상시킨다.
    • 本发明的一些实施例提供了用于将在感测元件中流动的电流信号转换为第一输出电压信号的转换电路。 所述转换电路是被配置为去除所述电流信号中的第一电流的第一电流消除电路,所述第一电流消除电路包括:电流采样和保持电路; 并且电流驱动电路耦合在感测元件和电流采样和保持电路之间; 第二电流移除电路,其耦合到所述感测元件且经配置以移除所述电流信号中的第二电流; 以及集成电路,其耦合到所述感测元件并且被配置为在所述电流信号中集成第三电流并且在所述第一集成输出端子和所述第二集成输出端子之间输出第一输入电压信号。 本发明的一些实施例可以消除电流信号中的背景光电流和基极电流,并使用积分电路将电流信号中的心跳电流积分以确定背景光电流和基极电流对心跳电流的影响 从而提高检测效率。
    • 6. 发明公开
    • 증폭기를 공유하는 회로에서 메모리 효과를 제거하는 장치 및 방법
    • 在放大器共享电路中取消存储器效应的装置和方法
    • KR1020130000696A
    • 2013-01-03
    • KR1020110061381
    • 2011-06-23
    • 서강대학교산학협력단
    • 안길초신창섭
    • H03F3/70H03H19/00
    • H03F3/005G11C27/026H03F3/45475H03F3/70H03M1/162
    • PURPOSE: A device for removing a memory effect from a circuit sharing an amplifier and a method thereof are provided to remove a charge of the opposite polarity stored in a parasitic capacitor of the amplifier by changing a signal path in a cycle of a clock terminal. CONSTITUTION: A shared amplifier(33) generates an output signal(34) by amplifying an even number of signals. An even number of signal paths are electrically connected with the amplifier. An even number of switches(32) connect the signal paths of a +/- input terminal of a half of the amplifier of a first clock terminal. The switches remove a charge in a parasitic capacitor of the input terminal by using a property of the opposite polarity. The shared amplifier is electrically connected with two close function blocks.
    • 目的:提供一种用于从共享放大器的电路中消除存储器效应的装置及其方法,以通过在时钟端子的周期中改变信号路径来消除存储在放大器的寄生电容器中的相反极性的电荷。 构成:共享放大器(33)通过放大偶数个信号来产生输出信号(34)。 偶数个信号路径与放大器电连接。 偶数个开关(32)连接第一时钟端子的放大器的一半的+/-输入端子的信号路径。 这些开关通过使用相反极性的特性来消除输入端子的寄生电容器中的电荷。 共享放大器与两个紧密功能块电连接。
    • 7. 发明公开
    • 반도체 회로
    • 半导体电路
    • KR1020120122901A
    • 2012-11-07
    • KR1020120040453
    • 2012-04-18
    • 가부시키가이샤 한도오따이 에네루기 켄큐쇼
    • 토요타카코헤이
    • H03F3/70H03F3/45
    • H03F3/005H03F3/45071H03F3/45475H03F2203/45551
    • PURPOSE: A semiconductor circuit is provided to include a semiconductor circuit for obtaining a stable input-output property by applying a transistor to the switching element. CONSTITUTION: A switched capacitor amplifier circuit(100) amplifies voltage amplitude of a continuous time signal which is inputted as an input signal. The switched capacitor amplifier circuit outputs a discrete time signal as an output signal. The switched capacitor amplifier circuit comprises 3 switching elements(101), a transistor(102), a switch(103), two capacitors(C1,C2), and an operational amplification circuit(111). A leakage current at an off-state of the switching element includes a field effect transistor below 1×10^-17A per channel width 1 Mm. A semiconductor layer of the field effect transistor includes an oxide semiconductor.
    • 目的:提供半导体电路以包括通过向开关元件施加晶体管来获得稳定的输入 - 输出特性的半导体电路。 构成:开关电容放大器电路(100)放大作为输入信号输入的连续时间信号的电压振幅。 开关电容放大器电路输出离散时间信号作为输出信号。 开关电容放大器电路包括3个开关元件(101),晶体管(102),开关(103),两个电容器(C1,C2)和运算放大电路(111)。 在开关元件截止状态下的漏电流包括每通道宽度1Mm低于1×10 ^ -17A的场效应晶体管。 场效应晶体管的半导体层包括氧化物半导体。