会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 52. 发明公开
    • 소스 드라이버 및 이를 포함하는 디스플레이 장치
    • 源驱动器和显示器件
    • KR1020090116288A
    • 2009-11-11
    • KR1020080042143
    • 2008-05-07
    • 삼성전자주식회사
    • 강재성김시우김효진김종현
    • G09G3/20G09G3/36G09G3/30
    • G09G3/3688G09G2310/0259G09G2310/027G09G2310/0289G09G2320/0276G09G2330/021
    • PURPOSE: A source driver and a display device including the same are provided to reduce power consumption in the display device by preventing the amplified voltage from being transmitted to a source line of a display panel. CONSTITUTION: A data latch(41) divides the latched image data into upper bits and lower bits. A switching signal generation circuit(43) generates a plurality of switching signals using one PWM signal selected in response to the lower bits among the plurality of PWM signals. A decoder(49) outputs one step gradation voltage signal selected in response to the upper bits among the step gradation voltage signals. An output circuit(53) outputs a specific gradation voltage level included in the step gradation voltage signal outputted from the decoder. A selection circuit outputs one PWM signal selected in response to the lower bits among the PWM signals.
    • 目的:提供一种源极驱动器和包括该源极驱动器的显示装置,以通过防止放大的电压被传输到显示面板的源极线来降低显示装置的功耗。 构成:数据锁存器(41)将锁存的图像数据分为高位和低位。 切换信号生成电路43使用响应于多个PWM信号中的低位选择的一个PWM信号来生成多个切换信号。 解码器(49)输出在步进灰度级电压信号中响应于高位选择的一级灰度电压信号。 输出电路53输出从解码器输出的阶梯灰度电压信号中包含的特定灰度级电压电平。 选择电路输出响应于PWM信号中的较低位选择的一个PWM信号。
    • 53. 发明授权
    • 플라즈마 표시 장치 및 그 구동 장치
    • 플라즈마표시장치및그구동장치
    • KR100908719B1
    • 2009-07-22
    • KR1020070024621
    • 2007-03-13
    • 삼성에스디아이 주식회사
    • 이토카즈히로진경필윤봉은김태욱이명규
    • G09G3/296G09G3/294
    • G09G3/296G09G2310/0259
    • 플라즈마 표시 장치 및 그 구동 장치에 있어서, 주사 전극에 구동 전압을 인가하는 주사 전극 구동부는 유지 전압을 공급하는 전원에 캐소드를 연결하고, 주사 전극에 리셋 상승 파형을 인가하는 스위치에 애노드가 연결되는 다이오드를 더 포함한다.
      이와 같이 구성되는 주사 전극 구동부에서, 리셋 상승 파형을 인가하는 스위치를 턴온하면, 유지 전압보다 다이오드의 항복 전압만큼 낮은 전압만큼 상기 주사 전극의 전압이 점진적으로 상승한다.
      따라서 전원의 개수를 줄일 수 있으므로, 회로의 구성이 간결해지며, 플라즈마 표시 장치의 제조 단가를 저감할 수 있다.
      PDP, 플라즈마 표시 장치, 주사 전극, 리셋, 제너 다이오드
    • 在等离子体显示装置及其驱动装置中,用于向扫描电极施加驱动电压的扫描电极驱动器具有二极管,该二极管包括耦合到维持电压供应电力的阴极和耦合到开关的阳极,用于施加复位上升波形 到扫描电极。 在扫描电极驱动器中,当用于施加复位上升波形的开关导通时,由于二极管的击穿电压,扫描电极处的电压逐渐增加小于维持电压的电压。 因此,减少了电源的数量,从而简化了电路结构并降低了等离子体显示装置的生产成本。
    • 54. 发明公开
    • 화소 그레이 스케일의 확장 방법, 화소 커패시턴스의 충전시간을 조절하는 구동 방법 및 장치
    • 像素灰度扩展方法,驱动方法和装置像素电容充电时间
    • KR1020090031198A
    • 2009-03-25
    • KR1020080049703
    • 2008-05-28
    • 베이징 비오이 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드
    • 딩위에
    • G09G3/36G09G5/39H03M3/00
    • G09G3/3688G09G3/2011G09G3/2081G09G2310/0259G09G2310/027
    • A method for extending a pixel gray scale, and an apparatus and a method for controlling a charging time of pixel capacitance are provided to improve display quality of a liquid crystal by extending the number of pixel gray scales. An upper 6 bit data signal of a 8 bit low voltage differential signal is intercepted and temporarily stored at a data buffer(11). A mini-type low voltage differential signal or low-amplitude differential signal is generated by a format conversion process of the upper 6 bit data signal(12). The D/A conversion of the mini-type low voltage differential signal or low-amplitude differential signal is performed to generate a gray scale voltage. The A/D conversion of the gray scale voltage is performed by a source driver. The pixel capacitance is outputted to charge the pixel capacitance(13). The corresponding delay control time identical to the lower 2 bit data signal of the 8 bit low voltage differential signal is selected. The delay process of the time for charging the pixel capacitance is performed based on the delay control time.
    • 提供一种用于扩展像素灰度级的方法,以及用于控制像素电容的充电时间的装置和方法,以通过扩展像素灰度级数来提高液晶的显示质量。 8位低电压差分信号的高6位数据信号被截取并临时存储在数据缓冲器(11)。 通过上位6位数据信号(12)的格式转换处理产生微型低电压差分信号或低幅度差分信号。 执行微型低压差分信号或低幅度差分信号的D / A转换以产生灰度级电压。 灰度级电压的A / D转换由源极驱动器执行。 输出像素电容以对像素电容(13)充电。 选择与8位低电压差分信号的低2位数据信号相同的相应延迟控制时间。 基于延迟控制时间执行用于对像素电容充电的时间的延迟处理。
    • 55. 发明授权
    • 데이터 구동부 및 이를 이용한 평판 표시장치
    • 数据驱动器和平板显示器使用数据驱动器
    • KR100840074B1
    • 2008-06-20
    • KR1020070011012
    • 2007-02-02
    • 삼성에스디아이 주식회사
    • 최병덕
    • G09G3/20G09G3/36G09G3/30G09G3/32
    • G09G3/3688G09G3/3291G09G2310/0259G09G2310/027
    • A data driver and a flat display apparatus using the same are provided to ensure reliability and to simplify circuit thereof by using a logic unit included in a holding latch unit instead of a counter. A data driver includes a holding latch unit and a data signal generating unit. The holding latch unit includes holding latches, each of which stores data and generates a counting signal corresponding to a bit value of the data. The data signal generating unit includes digital/analog converters, each of which receives ramp pulses from the outside and controls the supplement time of the ramp pulses corresponding to the counting signal. Each of the holding latches includes k logic units(201,202,203,204), which are installed at respective bit input terminals in order to store k-bit data and driven as a D or T flip flop in response to a control signal.
    • 提供数据驱动器和使用其的平面显示装置,以通过使用包括在保持锁存单元中的逻辑单元而不是计数器来确保可靠性并简化其电路。 数据驱动器包括保持锁存单元和数据信号生成单元。 保持锁存单元包括保持锁存器,每个保持锁存器存储数据并产生对应于数据位值的计数信号。 数据信号发生单元包括数字/模拟转换器,每个转换器从外部接收斜坡脉冲,并控制对应于计数信号的斜坡脉冲的补充时间。 每个保持锁存器包括k个逻辑单元(201,202,203,204),它们安装在各个位输入端,以便存储k比特数据并响应于控制信号被驱动为D或T触发器。