会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 11. 发明公开
    • 이동통신 시스템에서 멀티캐스트 및 브로드캐스트 서비스를위한 장치 및 방법
    • 无线通信系统中的多播和广播服务的装置和方法
    • KR1020090035158A
    • 2009-04-09
    • KR1020070100272
    • 2007-10-05
    • 삼성전자주식회사
    • 이종석박정훈박정은
    • H04B7/26H04L7/08H04L9/32
    • H04W4/06H04W12/06H04W72/005
    • An apparatus for the MBS(Multicast and Broadcast Service) and a method thereof are provided to enable a terminal which receives only the MBS to receive the broadcast without disconnection when moving between base stations within the same broadcasting zone. Synchronization of each frequency is obtained(402). Whether the DL-MAP, UL-MAP, DCD and UCD are together obtained(414). If a service request is received, the authentication of a terminal through the MBS-related pre-authentication procedure and authentication available period are confirmed(428). The terminal determines whether broadcast list information of the current time slot is received(434). The broadcast list information is received(436). If the reception is completed, a broadcast service to be received is selected on the broadcast list(438).
    • 提供了一种用于MBS(组播和广播服务)的装置及其方法,用于在相同广播区域内的基站之间移动时使仅接收MBS的终端能够在不断开的情况下接收广播。 获得每个频率的同步(402)。 是否一起获得DL-MAP,UL-MAP,DCD和UCD(414)。 如果接收到服务请求,则确认通过MBS相关的预认证过程和认证可用时段对终端的认证(428)。 终端确定是否接收到当前时隙的广播列表信息(434)。 接收广播列表信息(436)。 如果接收完成,则在广播列表(438)上选择要接收的广播服务。
    • 12. 发明授权
    • 가변 듀티 사이클을 이용한 센서 네트워크상의 통신 방법
    • 传感器网络中使用可变占空比方案的通信方法
    • KR100892321B1
    • 2009-04-08
    • KR1020070049905
    • 2007-05-22
    • 고려대학교 산학협력단
    • 최린이상훈
    • H04L7/08H04L7/027
    • 본 발명은 센서 네트워크상에서 수행되는 통신 방법을 개시한다. 본 발명은 통신에 참여하는 센서 노드들의 듀티 사이클을 증가시키고, 통신에 참여하지 않는 노드들의 듀티 사이클을 감소시킴으로써 전송 지연과 에너지 소모의 문제를 모두 해결할 수 있는 효과가 있다. 본 발명은 노드가 통신에 참여하지 않는 시간이 길어질수록, 주기적으로 활성 상태에 진입하는 시간 주기인 사이클 시간을 최대 사이클 시간까지 점차적으로 연장시킴으로써 불필요한 활성 구간이 감소되어 에너지 소모를 줄일 수 있을 효과가 있을 뿐만 아니라, 통신에 참여하는 시간 동안에서는 사이클 시간을 대폭 단축시킴으로써 고정된 스케줄로 동작하는 방식보다 전송 지연을 감소시킬 수 있는 효과가 있다. 또한, 본 발명은 싱크(sync) 패킷에 통신 여부를 나타내는 통신 비트를 삽입하고, 싱크 패킷을 수신한 노드는 통신 비트가 설정되지 않은 경우에는 싱크 패킷을 수신하기 위한 시간 구간이 경과되면 즉시 비활성 구간으로 진입하고, 통신 비트가 설정된 경우에만 전송 요청 메시지(RTS)를 수신하기 위한 시간 구간을 활성 구간으로 확장하도록 한다. 따라서 이 방식에 의하면 통신이 수행되지 않는 경우에는 전송요청메시지를 수신하기 위한 시간 구간 동안의 에너지 소모를 감소시킬 수 있어 센서 노드의 전체 수명을 연장시킬 수 있는 효과가 있다.
    • 15. 发明公开
    • WIRELESS COMMUNICATION APPARATUS AND WIRELESS COMMUNICATION METHOD
    • 无线通信设备和无线通信方法
    • KR20070082043A
    • 2007-08-20
    • KR20070015199
    • 2007-02-14
    • SONY CORP
    • IZUMI SEIICHITAKANO HIROAKITAKAHASHI HIROAKI
    • H04J99/00H04L7/08H04B7/04H04L7/02H04L27/26
    • H04L27/2662H04B7/2681H04L27/2665H04W56/0085
    • A wireless communication apparatus and a wireless communication method are provided to perform a receiving process suitable for receiving both an MIMO(Multi Input Multi Output) signal based on IEEE802.11n and a signal based on IEEE802.11a/g. A wireless communication apparatus for receiving a packet by detecting synchronous timing includes a signal receiving device, a synchronous timing detecting device(21), a synchronous timing adjusting device, and a reception processing device. The signal receiving device receives a transmission signal from a transmission source through an antenna. The synchronous timing detecting device(21) detects a synchronous timing by using a timing detection field included in a header part of the packet. The synchronous timing adjusting device estimates and adjusts the deviation amount of synchronous timing detected by the synchronous timing detecting device(21). The reception processing device performs a receiving process of the packet according to the adjusted synchronous timing.
    • 提供无线通信装置和无线通信方法来执行适合于接收基​​于IEEE802.11n的MIMO(多输入多输出)信号和基于IEEE802.11a / g的信号的接收处理。 通过检测同步定时来接收分组的无线通信装置包括信号接收装置,同步定时检测装置(21),同步定时调整装置和接收处理装置。 信号接收装置通过天线从发送源接收发送信号。 同步定时检测装置(21)通过使用分组的报头部分中包括的定时检测字段来检测同步定时。 同步定时调整装置对同步定时检测装置(21)检测出的同步定时的偏差量进行估计和调整。 接收处理装置根据调整后的同步定时进行分组的接收处理。
    • 16. 发明公开
    • 동기신호 검출 회로와 검출 방법
    • 同步信号检测电路和检测方法
    • KR1020070077794A
    • 2007-07-27
    • KR1020070007608
    • 2007-01-24
    • 르네사스 일렉트로닉스 가부시키가이샤
    • 신에히로유키
    • G11B20/14G11B20/10G11B7/00H04L7/08
    • H04L7/042
    • A circuit and a method for detecting a synchronization signal are provided to obtain accurately reproduced data even when a reproduction signal has a bad quality and detection of a synchronization signal is difficult, thereby improving the readability of a drive. The first circuit(20) collates serial data with a predetermined matching pattern within a synchronization detection window, and generates a detection level, which takes on a value corresponding to the conformity degree between the serial data and the matching pattern. The second circuit(30) determines the pattern as the detection of a synchronization signal pattern if a pattern when the detection level exceeds a predetermined threshold value is detected from the serial data.
    • 提供用于检测同步信号的电路和方法,以便即使当再现信号质量差且难以检测到同步信号时也能精确地再现数据,从而提高驱动器的可读性。 第一电路(20)将串行数据与同步检测窗口内的预定匹配模式进行比较,并产生检测电平,该检测电平采用与串行数据和匹配模式之间的一致度对应的值。 如果从串行数据检测到检测电平超过预定阈值的模式,则第二电路(30)将模式确定为同步信号模式的检测。
    • 17. 发明公开
    • 하향링크 신호를 생성하는 방법, 그리고 셀 탐색을수행하는 방법
    • 用于生成下行链路信号的方法,以及用于搜索小区的方法
    • KR1020070073675A
    • 2007-07-10
    • KR1020070051998
    • 2007-05-29
    • 한국전자통신연구원주식회사 케이티에스케이텔레콤 주식회사
    • 장갑석김일규김남일박형근김영훈방승찬
    • H04L7/08H04B7/26H04L27/26
    • H04L27/2656H04J11/0069H04L27/2613H04L27/2657H04L27/2662H04L7/0087
    • A method for generating a downlink signal, and a method for searching a cell are provided to perform a rapid synchronization acquisition and a cell search by dividing one frame into a plurality of synchronization blocks and arranging a different synchronization identifying sequence in each synchronization block. A method for generating a downlink signal includes the steps of: generating a downlink frame(S210); arranging a cell intrinsic identifying code group corresponding to a predetermined cell in a plurality of synchronization sections of the downlink frame so that a plurality of repeated patterns are formed in a time domain; transforming the downlink frame into a time domain signal; and generating a downlink signal by adapting a plurality of frame synchronization identifying sequences to the plurality of synchronization sections in the time domain signal(S230). The frame synchronization identifying sequence includes a plurality of orthogonal identifying codes corresponding to the plurality of repeated patterns. The downlink signal generating step includes the step of generating the downlink signal by multiplying the plurality of orthogonal identifying codes by the plurality of repeated patterns.
    • 提供一种用于生成下行链路信号的方法以及用于搜索小区的方法,以通过将一帧划分为多个同步块并在每个同步块中排列不同的同步识别序列来执行快速同步捕获和小区搜索。 一种用于产生下行链路信号的方法包括以下步骤:产生下行链路帧(S210); 在下行链路帧的多个同步部分中布置与预定小区相对应的小区固有识别码组,使得在时域中形成多个重复模式; 将下行链路帧转换为时域信号; 以及通过在所述时域信号中将多个帧同步识别序列调整到所述多个同步部分来生成下行链路信号(S230)。 帧同步识别序列包括对应于多个重复模式的多个正交识别码。 下行链路信号生成步骤包括通过将多个正交识别码乘以多个重复模式来生成下行链路信号的步骤。
    • 18. 发明授权
    • 수신기에서의 프레임 정렬에 이용되는 장치 및 방법과,데이터 전송 시스템의 수신기
    • 自适应MIMIC抑制剂的方法和装置
    • KR100662973B1
    • 2006-12-28
    • KR1020000056448
    • 2000-09-26
    • 알카텔-루센트 유에스에이 인코포레이티드
    • 바게리메헤란미첼제이미타데오위틴스키리차드씨
    • H04L7/08
    • H04J3/0608
    • 데이터 전송 시스템의 수신기에서 프레임들을 정렬하는데 이용되는 본 발명의 방법 및 장치는 수신된 데이터 스트림과 관련된 하나 이상의 비트 위치를 체크하여 사전결정된 비트 패턴과 매칭되는 비트 위치에서의 비트 수를 각각 결정하는 것을 포함한다. 하나의 비트 위치에 대한 수는 제 1 임계값 및 제 2 임계값과 비교된다. 비트 위치에 대한 수가 제 1 임계값 이상인 경우, 비트 위치는 거짓 프레이밍 패턴(false framing pattern) 또는 미믹(mimic)과 관련되는 것으로서 식별된다. 비트 위치에 대한 수가 제 2 임계값 이상인 경우, 비트 위치는 잠재적(potential) 프레이밍 비트 위치 또는 가능한 프레이밍 비트 위치로서 식별된다. 제 1 임계값은 하나의 비트 위치가 잠재적 프레이밍 비트 위치로서 식별되는 경우 및 다른 비트 위치가 거짓 프레이밍 패턴과 관련되는 것으로서 식별되는 경우 변경된다. 예를 들어, 제 1 임계값은 하나의 비트 위치가 잠재적 프레이밍 비트 위치로서 식별되고 다른 비트 위치가 거짓 프레이밍 패턴과 관련되는 것으로서 식별되는 모든 프레임에 대해 소정의 값 만큼 증가될 수 있다. 소정의 값은 1, 1 미만의 값 또는 1보다 큰 값일 수 있다. 프레임 정렬은 하나의 비트 위치가 잠재적 프레이밍 비트 위치로서 식별되고 다른 어떤 비트 위치도 거짓 프레이밍 패턴과 관련되는 것으로서 식별되지 않는 경우 선언된다.
    • 20. 发明公开
    • 패턴검출장치
    • 图案检测装置
    • KR1020050108343A
    • 2005-11-16
    • KR1020057013374
    • 2004-02-19
    • 소니 주식회사
    • 오타케히로유키
    • G06F7/04H04L7/08
    • G06F7/02G06F2207/025
    • It is possible to realize a pattern detection device for detecting a pattern according to a comparison result between detection object data and an entry pattern by saving a hardware resource holding the detection pattern and the detection position and reducing the processing overhead after the pattern detection. The pattern detection device compares, in a comparator (122), the entry pattern (ETP) held by an entry pattern holding section (124) and data input from outside of the pattern detection device. If they are matched, a hit signal (HIT) indicating the matching is output. A flag holding section (126) outputs a flag signal (FLG) held when the hit signal (HIT) is output, as a control signal (CTL) to a pattern detection/non-detection control section (130). According to the hit signal (HIT) and the control signal (CTL), the pattern detection/non-detection control section (130) outputs a holding enable signal (HEB) for holding the data indicating the position of the data detected. A detection position registration section (140) includes registers corresponding to the number of detection objects and a read pointer (RDP) applied according to the holding enable signal (HEB) is stored in the corresponding register.
    • 可以通过保存保持检测图案的硬件资源和检测位置,并且在图案检测之后降低处理开销来实现根据检测对象数据和入口模式之间的比较结果来检测图案的图案检测装置。 图案检测装置在比较器(122)中比较由条目图案保持部(124)保持的条目图案(ETP)和从图案检测装置的外部输入的数据。 如果它们匹配,则输出指示匹配的命中信号(HIT)。 标志保持部分(126)将输出命中信号(HIT)时保持的标志信号(FLG)作为控制信号(CTL)输出到模式检测/非检测控制部分(130)。 根据命中信号(HIT)和控制信号(CTL),图案检测/非检测控制部分(130)输出用于保持指示检测到的数据的位置的数据的保持使能信号(HEB)。 检测位置登记部(140)包括与检测对象数相对应的寄存器,并且根据保持使能信号(HEB)应用的读指针(RDP)存储在对应的寄存器中。