会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 3. 发明专利
    • ストレージ制御装置およびストレージ制御プログラム
    • 存储控制设备和存储控制程序
    • JP2016051387A
    • 2016-04-11
    • JP2014177273
    • 2014-09-01
    • 富士通株式会社
    • 松村 振一郎小林 明人酒井 基裕大山 敬宏隈部 拓郎
    • G06F12/08G06F12/12G06F3/06
    • G06F12/122G06F12/0811G06F12/0817G06F12/12G06F12/128G06F2212/283G06F2212/69
    • 【課題】データアクセスに対する応答性能の向上を図る。 【解決手段】ストレージ制御装置101は、2次キャッシュに保持するデータの記憶装置103上のアドレスを第1の管理情報に、2次キャッシュに保持されたデータの記憶装置103上のアドレスを第2の管理情報に記憶する。ストレージ制御装置101は、第1の管理情報に含まれ、第2の管理情報に含まれていない記憶領域のアドレスのアクセス要求に応じて、記憶領域のデータを2次キャッシュに保持し、記憶領域のアドレスを第2の管理情報に登録する。これにより、ストレージ制御装置101は、第2の管理情報に記憶したアドレスのアクセス要求を2次キャッシュに保持したデータで応答することができる。 【選択図】図1
    • 要解决的问题:提高对数据访问的响应性。解决方案:存储控制设备101将存储设备103上的要保存的数据的地址存储在第二管理信息中的存储设备103和存储设备103上的地址 的第二管理信息中保存在二级缓存中的数据。 响应于访问第一管理信息中包含的并且不包括在第二管理信息中的存储区域的地址的请求,存储控制装置101将存储区域的数据保存在二级高速缓存中,并且将 第二管理信息中的存储区域。 因此,存储控制装置101可以响应于存储在第二管理信息中的存储在二级高速缓冲存储器中的数据的访问请求。图1
    • 5. 发明专利
    • ストレージシステム、制御装置および制御プログラム
    • 的存储系统中,控制器和控制程序
    • JP2016212522A
    • 2016-12-15
    • JP2015093475
    • 2015-04-30
    • 富士通株式会社
    • 小林 秀史矢澤 悟史猪頭 惇飯塚 渉酒井 基裕小林 明人松村 振一郎小林 賢次
    • G06F12/08G06F12/16G06F3/06
    • G06F12/0806G06F1/3275G06F12/0811G06F2212/283G06F2212/621
    • 【課題】データ消失の可能性を低減すること。 【解決手段】制御装置20は、記憶部21と電源24と制御部22を有する。記憶部21は、ローカルキャッシュ21aを有する。電源24は、記憶部21に電力を供給する。制御部22は、記憶装置2への書き込みをローカルキャッシュ21aを用いてライトバック方式で制御し、ローカルキャッシュ21aのデータを制御装置30に含まれるミラーキャッシュ31bにミラーリングし、制御装置30が備え、電源34から電力が供給される記憶部31に対して、電源34の停電時に電力を供給するバッテリ33の異常が発生したことを検知すると、ミラーキャッシュ31bが記憶部31に含まれるかを判定し、ミラーキャッシュ31bが記憶部31に含まれる場合、記憶装置2への書き込み制御をライトスルー方式に切り替える。 【選択図】図1
    • 本发明的目的是减少数据丢失的可能性。 的控制装置20包括控制单元22和存储单元21和电源24。 存储单元21具有本地缓存​​21A。 电源24将电力提供给存储单元21。 控制单元22中,写入到存储装置2由使用本地高速缓冲存储器21A,在反射镜的高速缓存31b的镜像包括在本地高速缓存21a至控制器30的数据回写方法控制,提供了控制装置30, 存储部31,其将电力从电源34供给,对电池33的用于电源34的电源故障期间提供电力的异常检测到所产生的,确定镜像高速缓存31B是否被包括在存储单元31中 如果镜像高速缓存31B被包括在存储单元31切换写入控制到存储装置2向直写方法。 点域1
    • 7. 发明专利
    • 制御装置、制御プログラム、および制御方法
    • 控制装置,控制程序和控制方法
    • JP2015191604A
    • 2015-11-02
    • JP2014070320
    • 2014-03-28
    • 富士通株式会社
    • 隈部 拓郎小林 明人酒井 基裕松村 振一郎大山 敬宏
    • G06F3/06G06F12/08
    • G06F12/122G06F12/0822G06F12/084G06F2212/314G06F2212/69
    • 【課題】マルチコアプロセッサのローカルキャッシュのキャッシュヒット率を向上できる。 【解決手段】制御部8は、プロセスで使用したデータを共用キャッシュメモリ7に格納する。制御部8は、共用キャッシュメモリ7のメモリ空間に対して共用キュー6を設け、共用キュー6を用いてLRU制御をおこなう。また、制御部8は、共用キャッシュメモリ7のメモリ空間に対してローカルキュー5を設ける。制御部8は、コア3がプロセスで使用したキャッシュページのCBE(管理情報)9をローカルキュー5にエンキューする。制御部8は、所定条件の成立時にローカルキュー5にある複数のCBE9をデキューして、共用キュー6にエンキューする。 【選択図】図1
    • 要解决的问题:能够提高多核处理器的本地高速缓存的高速缓存命中率。解决方案:控制单元8将处理中使用的数据存储在共享高速缓冲存储器7中。控制单元8提供共享队列 6,并且使用共享队列6执行LRU控制。此外,控制单元8为共享高速缓冲存储器的存储器空间提供本地队列5。 控制单元8在本地队列5的处理中由核心3使用的高速缓存页面上的CBE(管理信息)9进行排队。控制单元8将本地队列5中的多个CBE 9排队并将CBE 9排队 当满足预定条件时,共享队列6。