会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 2. 发明公开
    • Verfahren und Anordnung zur Unterdrückung von Störsignalen in einem Nutzsignal-Frequenzbereich eines analogen Ausgangssignals
    • 方法和装置用于在模拟输出信号的有用信号的频带抑制干扰信号
    • EP1533962A1
    • 2005-05-25
    • EP03026763.7
    • 2003-11-21
    • SIEMENS AKTIENGESELLSCHAFT
    • Fuchs, Armin, Dr.Jelonnek, Björn, Dr.Wolff, Gunter, Dr.
    • H04L25/08
    • H04L25/08
    • Die Erfindung betrifft ein Verfahren und eine Anordnung zur Unterdrückung von Störsignalen in einem Nutzsignal-Frequenzbereich eines analogen Ausgangssignals. Dabei wird ein parallelisiertes digitales erstes Datensignal (DS21), das insgesamt NpL zueinander parallel übertragene Einzeldatensignale (D100, ..., D115) umfasst, in ein parallelisiertes digitales zweites Datensignal (DS22) mit NpL' Einzeldatensignalen (D200, ..., D214) umgewandelt, wobei die Anzahl NpL ungleich zur Anzahl NpL' gewählt wird und wobei das parallelisierte erste Datensignal (DS21) und das parallelisierte zweite Datensignal (DS22) eine gleiche Taktfrequenz (fDATA2) aufweisen. Das parallelisierte zweite Datensignal (DS22) wird zur Bildung eines seriellen Datensignals (DOUT1) parallel-seriell gewandelt und nachfolgend zur Bildung des analogen Ausgangssignals (AOUT1) digital-analog gewandelt.
    • 用单个数据信号(D100-D115)的反式mitted彼此平行的第一平行化的数字数据信号(DS21)被转换成在平行单个数据信号(D200-D214)的第二并行数字数据信号(DS22)中的第一数量的 线(FNOPL),选择作为不等于FNOPL。 第一和第二并行数据信号具有相等的时钟频率(fDATA2)。 因此独立权利要求中包括了下列的程序:(A)一种用于适应的数据速率装置; (B)和用于在模拟输出信号与用于适应的数据速率的装置中需要的信号的频率范围内抑制不想要的信号为一个系统。
    • 3. 发明公开
    • Verfahren zur Reduzierung einer Intersymbol-Interferenzenergie
    • EP1713221A1
    • 2006-10-18
    • EP05007984.7
    • 2005-04-12
    • SIEMENS AKTIENGESELLSCHAFT
    • Wolff, Gunter, Dr.
    • H04L25/03
    • H04L25/03343H04L2025/03414
    • Die Erfindung betrifft ein Verfahren zur Reduzierung einer Intersymbol-Interferenzenergie, die durch Faltung einer Kanalimpulsantwort eines Übertragungskanals mit einem Grenzbereich eines ersten Symbols bei einem zum ersten Symbol vorhergehend übertragenen zweiten Symbol verursacht wird und die durch Faltung der Kanalimpulsantwort des Übertragungskanals mit einem Grenzbereich des ersten Symbols bei einem zum ersten Symbol nachfolgend übertragenen dritten Symbol verursacht wird.
      Dabei wird sendeseitig die Kanalimpulsantwort zumindest näherungsweise ermittelt. Aus der Kanalimpulsantwort wird eine erste Wichtungsfunktion ermittelt, mit der eine zeitabhängige, gewichtete Schätzung der Intersymbol-Interferenzenergie des ersten Symbols auf das zweite Symbol berechnet wird. Aus der Kanalimpulsantwort wird eine zweite Wichtungsfunktion ermittelt, mit der eine zeitabhängige, gewichtete Schätzung der Intersymbol-Interferenzenergie des ersten Symbols auf das dritte Symbol berechnet wird. Nachfolgend wird eine Zeitdauer t R ermittelt, bei der die Summe der beiden gewichteten Schätzungen der Intersymbol-Interferenzenergien minimal wird. Das zu sendende erste Symbol wird durch zyklische Rotation im Zeitbereich um die Zeitdauer t R in ein neues Symbol transformiert und für das neue Symbol wird ein Cyclic Prefix ermittelt. Das neue Symbol wird mit vorangestellten Cyclic Prefix über den Übertragungskanal gesendet.
    • 该方法涉及从传输信道的信道脉冲响应确定加权函数,以计算符号间干扰能量的时间相关的加权估计。 确定能量之和最小的时间段。 在周期旋转时,符号被转换为新的符号。 为通过通道发送的新符号确定循环前缀。
    • 4. 发明公开
    • Anordnung zur Digital-Analog-Wandlung eines hochfrequenten digitalen Eingangssignals in ein trägerfrequentes analoges Ausgangssignal
    • 对于高频数字输入信号的数字 - 模拟转换成载频模拟输出信号的排列
    • EP1391992A1
    • 2004-02-25
    • EP02018602.9
    • 2002-08-19
    • SIEMENS AKTIENGESELLSCHAFT
    • Fuchs, Armin, Dr.Jelonnek, Björn, Dr.Wolff, Gunter, Dr.
    • H03M1/00
    • H03M1/0626H03M1/66H03M1/74H03M3/396H03M3/41H03M3/504
    • Die Anordnung zur Digital-Analog-Wandlung weist eine Verzögerungseinrichtung mit mindestens einem ersten Verzögerungsglied auf, wobei gegebenenfalls weitere Verzögerungsglieder dem ersten seriell aufeinanderfolgend nachgeschaltet sind. Das digitale Eingangssignal ist einerseits an einen Eingang des ersten Verzögerungsglieds und andererseits an einen Eingang eines ersten D/A-Wandlers angeschaltet. Das erste Verzögerungsglied ist ausgangsseitig mit einem Eingang eines ihm zugeordneten weiteren D/A-Wandlers verbunden. Die gegebenenfalls weiteren Verzögerungsglieder sind jeweils ausgangsseitig mit einem Eingang eines dem jeweiligen Verzögerungsglied zugeordneten weiteren D/A-Wandlers verbunden. Alle D/A-Wandler werden ausgangsseitig stufenweise derart zusammengefasst sind, dass Ausgangssignale aller D/A-Wandler das analoge Ausgangssignal bilden. Jedem D/A-Wandler wird ein spezifischer Koeffizient und jedem Verzögerungsglied wird eine spezifische Verzögerungszeit derart zugeordnet, dass eine Filtercharakteristik realisiert wird.
    • 该装置具有至少一个第一延迟元件的延迟器件。 该输入信号被馈送到第一延迟元件的输入端和一个第一数字 - 模拟转换器DAC或的。 延迟元件输出被输入到相关联的DAC。 所有DAC输出被组合为它们的输出信号形成模拟信号。 每个DAC具有特定的系数和每个延迟元件的特定的延迟时间,以形成一个滤波器特性。 该装置具有延迟装置(VZ)具有至少一个第一延迟元件(VG1,..)并且进一步串联的延迟元件。 的输入信号(DE)被馈送到第一延迟元件的输入端和一个第一数字到模拟转换器(WD)的。 第一和可能的进一步的延迟元件输出被输入到相关联的数字到模拟转换器。 所有数字至模拟转换器输出被组合作为它们的输出信号形成模拟信号。 每个数模转换器具有特定的系数(k 0,..)并且每个延迟元件的特定延迟时间(t1,...),以形成一滤波器特性。