会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 4. 发明专利
    • CODIFICACION TEMPORAL Y ESPACIAL ESCALABLE PARA PLANOS OBJETOS DE VIDEO.
    • MX9804502A
    • 1998-12-31
    • MX9804502
    • 1998-06-05
    • GEN INSTRUMENT CORP
    • CHEN XUEMINLUTHRA AJAYRAJAN GANESHNARASIMHAN MANDAYAM
    • G06T9/00H03M7/36H04N7/26H04N7/32H04N7/46H04N7/52H04N13/00H04N19/00H04N19/50H04L07/00
    • Se proporciona eslamiento temporal y espacial de imagenes de video que incluyen planos de objetos de video (117, 118, 119, 405, 415, 420, 430, 520, 522, 524, 526, 532, 542, 705, 730, 750, 760, 780, 790, 805, 815, 820, 830, 850, 860, 880, 890) en una secuencia de video digital de entrada. Se mejora la eficiencia de codificacion mediante una compresion adaptable del video de modo de campo escalado. Los planos de objetos de video muestreados de manera ascendente (450, 490, 522, 542, 750, 790) en la capa de realce se reordenan para proporcionar una correlacion mayor con la secuencia de video de entrada basándose en un criterio lineal. El residuo resultante se codifica usando una transformacion espacial como la transformacion coseno discreta. Se usa un esquema de compensacion de movimiento para codificar los planos de objetos de video de la capa de realce (450, 460, 480, 490, 522, 524, 526, 542, 750, 760, 780, 790, 850, 860, 880, 890) escalando vectores de movimiento los caules ya han sido determinados para los planos de objetos de video de la capa de base (405, 415, 420, 430, 520, 532, 705, 730, 805, 815, 820, 830). Se proporciona un área de busqueda reducida cuyo centro está definido por los vectoes de movimiento escalados. El esquema de compensacion de movimiento es conveniente para su uso con video en modo cuadro o en modo campo. Varias configuraciones de procesador logran resultados de codificacion escalable particulares. Las aplicaciones de codificacion escalable incluyen video estereoscopico, imagen en imagen, canales de acceso de vista previa, y comunicaciones ATM.
    • 10. 发明专利
    • APARATO Y METODO PARA ALINEACION Y CONMUTACION DE RELOJ.
    • MX9606694A
    • 1997-03-29
    • MX9606694
    • 1995-06-05
    • DSC COMM CORP
    • SLOAN KEITH ALOVELL MARK A
    • H04L7/00G06F1/12G06F11/16H03L7/081H04J3/06H04L7/02H04L07/00
    • En un sistema de telecomunicacion teniendo subsistemas de cronizacion multiple recibiendo y distribuyendo señales de cronizacion redundante se proporciona un circuito para alinear las señales de cronizacion redundantes primera y segunda (RELOJ A Y RELOJ B) y conmutarlas entre las mismas. El circuito incluye un circuito de seleccion y conmutacion para recibir las señales de cronizacion redundantes primera y segunda (RELOJ A y RELOJ B) y designar una de las señales de cronizacion redundante como ACTIVA y la otra como INACTIVA, y proporcionar la señal de cronizacion ACTIVA como una señal de referencia de cronizacion de salida. El circuito de conmutacion y de seleccion además cambia la designacion de señal de cronizacion ACTIVA e INACTIVA y saca la señal de referencia de cronizacion en respuesta a detectar la falla o una orden de conmutacion de reloj. Se proporciona una señal de cronizacion ACTIVA a una primera vía de retraso (VIA DE RETRASO A) teniendo un valor de retraso programable, que la retrasa y produce una primera señal de cronizacion de salida. Una segunda vía de retraso (VIA DE RETRASO B) recibe la señal de cronizacion redundante y produce una segunda señal de cronizacion de salida. El circuito además un detector de fase el cual recibe las señales de cronizacion de salida ACTIVA e INACTIVA y genera una señal de cronizacion de salida ACTIVA e INACTIVA y genera una señal de estado indicativa de la relacion de fase entre las mismas.