会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 9. 发明申请
    • VERFAHREN UND INTEGRIERTER SCHALTKREIS ZUR ERHÖHUNG DER STÖRFESTIGKEIT
    • 方法与集成电路为了提高抗扰度
    • WO2005081107A1
    • 2005-09-01
    • PCT/EP2005/050707
    • 2005-02-17
    • CONTINENTAL TEVES AG & CO. OHGFEY, WolfgangHEINZ, MichaTRASKOV, AdrianMICHEL, Frank
    • FEY, WolfgangHEINZ, MichaTRASKOV, AdrianMICHEL, Frank
    • G06F11/07
    • G06F11/0772G06F11/0724G06F11/0736G06F11/0739G06F11/1645G06F11/2215
    • Beschrieben ist ein Verfahren zur Verbesserung der Störfes­tigkeit eines integrierten Schaltkreises (16), bei dem Feh­lersignale zwischen mindestens einem Mikroprozessorchip oder Mehrfachprozessor-µC (1) und mindestens einem weiteren Bau­stein (2) in Form von einem oder mehreren Fehlersignalen übertragen werden, bei dem für die Übertragung eine von der Taktfrequenz des Mikroprozessors oder der Mikroprozessoren unabhängige Mindestimpulslänge definiert wird, ab der ein Signal auf einer Fehlerleitung mit einer bestimmten Impuls­länge als ein Fehler interpretiert wird. Die Erfindung betrifft auch einen integrierten Schaltkreis, der insbesondere derart ausgeführt ist, dass das obige Ver­fahren ausgeführt wird, umfassend mindestens einen Mikroprozessorchip oder Mehrfachprozes­sor- Microcontroller (1) und mindestens einen weiteren Bau­stein (2), der insbesondere separat angeordnete Leistungs­bauelemente umfasst, und einen oder mehrere Impulsverbreiterungseinrichtungen und/oder Signalverzögerungseinrichtungen zum Nacheinander­ausgeben von Fehlerimpulsen (6, 6') über mindestens eine Fehlerleitung (3,4)
    • 用于改进的集成电路(16),其中至少一个微处理器芯片,或多个处理器UC(1),并且描述所述一个或多个误差信号的形式的至少一个其它模块(2)之间的误差信号被发送的抗噪声能力,其中一种方法 传输是独立于上具有一定脉冲长度的误差线的信号的微处理器或微处理器最小脉冲长度的时钟频率的如所定义的错误解释。 本发明还涉及一种集成电路,其是特别设计成使得上述方法进行时,包括至少一个微处理器芯片,或多个处理器的微控制器(1)和至少一个其它模块(2),尤其是包括分开设置的功率器件,并 或多个脉冲展宽装置和/或信号延迟装置,用于连续地输出通过至少一个错误行错误脉冲(6,6“)(3,4)