会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 1. 发明申请
    • SDN에서 네트워크 장애 해소를 위한 컨트롤러 및 스위치의 동작 방법과, 이를 위한 컨트롤러 및 스위치
    • 用于操作控制器和开关的方法,用于从SDN中消除网络故障,以及控制器和开关
    • WO2015072709A1
    • 2015-05-21
    • PCT/KR2014/010741
    • 2014-11-10
    • 삼성전자주식회사
    • 장현우박기범주펑연병수
    • H04L12/937H04L12/26
    • H04L49/555H04L41/0654H04L43/10H04L45/22H04L45/28
    • 본 발명의 실시예들은 SDN(Software-defined networking)에서 네트워크 장애 해소를 위한 컨트롤러 및 스위치의 동작 방법과, 이를 위한 컨트롤러 및 스위치를 제공한다. 본 발명의 일 실시예에 따르면, SDN에서 네트워크 장애 해소를 위한 컨트롤러의 동작방법은, 적어도 하나 이상의 스위치로부터 전송된 BFD(Bidirectional Forwarding Detection) 기능에 관한 BFD 수행능력정보를 포함하는 프로토콜 정보에 따라, 스위치들을 경유하는 데이터의 전송 경로에 관한 플로우 엔트리정보 및 상기 BFD 기능을 위해 상기 플로우 엔트리정보와 매핑된 세션 매핑정보를 생성하고, 상기 생성된 플로우 엔트리정보 및 상기 BFD 기능을 위한 설정을 지시하는 세션 설정신호를 상기 스위치로 전송하는 과정; 및 상기 스위치로부터 전송된 상기 BFD 기능에 의한 세션 상태에 따라, 상기 생성된 플로우 엔트리정보를 업데이트하는 과정을 포함한다.
    • 本发明的实施例提供了一种用于操作控制器和用于从软件定义网络(SDN)以及控制器及其交换机中消除网络故障的开关的方法。 根据本发明的实施例,一种用于操作用于从SDN中消除网络故障的控制器的方法包括以下步骤:通过经由交换机的数据传输路径生成流入口信息,以及与流入口映射的会话映射信息 根据包括从至少一个交换机发送的BFD功能的BFD性能能力信息的协议信息,以及将生成的流入口信息和表示BFD功能的建立的会话建立信号发送到BFD功能的信息,用于双向转发检测(BFD)功能的信息, 开关; 根据从交换机发送的BFD功能,根据会话状态更新生成的流入口信息。
    • 4. 发明公开
    • 생체 정보 검출 방법 및 그 방법을 처리하는 전자 장치
    • 用于检测生物信息的方法及其电子设备
    • KR1020170019745A
    • 2017-02-22
    • KR1020150113972
    • 2015-08-12
    • 삼성전자주식회사
    • 정기성한주만정소현이대룡김홍식장현우정철호천재웅최원석
    • A61B5/00G06F3/01A61B5/024A61B5/11
    • A61B5/7285A61B5/0205A61B5/021A61B5/02438A61B5/0402A61B5/11A61B5/1118A61B5/14542A61B5/443A61B5/6801A61B5/681A61B5/6843A61B2560/0209A61B2562/0219A61B2562/0223A61B2562/0257G04G21/025G06F1/163G06F1/1684G06F1/1694G06F1/3215G06F1/3231G06F1/325Y02D10/173
    • 본발명은배터리소모를줄이면서생체정보를검출하기위한장치에관한것으로, 하우징, 상기하우징의일부에결합되고, 사용자의신체의일부에착탈가능하게부착되는결착구, 상기전자장치의움직임을감지할수 있도록구성된적어도하나의제 1 센서, 상기사용자의신체의변화를감지할수 있도록구성된적어도하나의제 2 센서, 메모리및 상기제1 센서, 상기제2 센서, 및상기메모리와전기적으로연결된프로세서를포함할수 있다. 상기메모리는, 실행시에, 상기프로세서가, 상기적어도하나의제1 센서를이용하여상기전자장치가상기사용자의신체의일부에착용되었는지여부를판단하고, 상기전자장치가상기사용자의신체의일부에착용된시점으로부터선택된제1 시간주기 (a first period of time)를경과하는시점바로전(immediately before) 및/또는바로후(immediately after)의, 상기제1 시간주기보다짧은제2 시간주기동안에, 상기적어도하나의제1 센서의적어도일부를이용하여상기전자장치의움직임에관한정보를획득하고, 상기움직임에관한정보에적어도일부기초하여, 상기적어도하나의제2 센서를활성화(또는, 작동또는트리거)하도록하는인스트럭션들을저장할수 있다.
    • 提供了一种用于检测生物特征信息的装置。 该装置包括壳体,联接到壳体的一部分并且可拆卸地附接到使用者身体的一部分的紧固件,配置成检测电子设备的运动的至少一个第一传感器,配置成检测 用户体内的变化,存储器和电连接到至少一个第一传感器,至少一个第二传感器和存储器的处理器。 存储器可以存储配置处理器的指令,当被执行时,使用至少一个第一传感器来确定电子设备是否佩戴在用户身体的一部分上,使用至少一个第一传感器获取关于电子设备的运动的信息 所述至少一个第一传感器的一部分在所选择的第一时间段之前不久和/或之后的第二时间段从所述电子设备佩戴在所述用户身体的一部分上的时间开始,并且至少激活所述至少一个 基于关于运动的信息的至少一部分的一秒传感器。
    • 5. 发明公开
    • 반도체 소자 및 그 제조 방법
    • 半导体器件及其制造方法
    • KR1020140062601A
    • 2014-05-26
    • KR1020120128224
    • 2012-11-13
    • 삼성전자주식회사
    • 유호인조태희김근남염계희박정환장현우
    • H01L27/00H01L21/77H01L21/70H01L29/78
    • H01L27/1052H01L21/76829H01L27/10876H01L27/10894H01L29/42336
    • A semiconductor device and a method of manufacturing the same are provided. A semiconductor device may include a substrate having a cell region and a peripheral region, a cell gate electrode which is buried in a groove which crosses the cell active part of the cell region, a cell line pattern which crosses the upper part of the cell gate electrode and is connected to a first source/drain region which is formed in the cell active part of the one side of the cell gate electrode, a peripheral gate pattern which crosses the upper part of the peripheral active part of the peripheral region, a planarized interlayer dielectric which is arranged on the substrate around the peripheral gate pattern, and a capping insulating layer which is arranged on the planarized interlayer dielectric and the upper surface of the peripheral gate pattern. The capping insulating layer may include an insulating material which has etch selectivity to the planarized interlayer dielectric.
    • 提供半导体器件及其制造方法。 半导体器件可以包括具有单元区域和外围区域的基板,埋在与单元区域的单元有源部分交叉的沟槽中的单元栅极电极,与单元栅极的上部交叉的单元线图案 并且连接到形成在单元栅电极的一侧的单元有源部分中的第一源极/漏极区域,与周边区域的外围有源部分的上部交叉的周边栅极图案,平面化 布置在周围栅极图案周围的基板上的层间电介质,以及布置在平坦化的层间电介质和外围栅极图案的上表面上的封盖绝缘层。 封盖绝缘层可以包括对平坦化的层间电介质具有蚀刻选择性的绝缘材料。
    • 9. 发明公开
    • 반도체 소자의 제조 방법
    • 制造半导体器件的方法
    • KR1020140044445A
    • 2014-04-15
    • KR1020120110400
    • 2012-10-05
    • 삼성전자주식회사
    • 김근남염계희박선영장현우정진원조창현홍형선
    • H01L21/8242H01L27/108
    • H01L27/10855H01L21/76838H01L27/10823H01L27/10876H01L27/10885H01L27/10888
    • The present invention relates to a method for manufacturing a semiconductor device comprising a step for etching the central part of active areas and forming a bit line contact area which is positioned less than the flat upper surface of a substrate; a step for forming a bit line structure on the bit line contact area; a step for forming a column silicon oxide film pattern which is touched to the upper surface of the edge part of the active area and the upper surface of a device separation film pattern; a step for filling both sides of the column silicon oxide film pattern and forming an interlayer insulating film by using an insulating material having the silicon oxide film pattern and an etching selective ratio; a step for forming a preparative contact hole by selectively removing the silicon oxide film pattern; a step for forming a contact hole which exposes the upper surface and a side of the edge part of the both sides of the active area by removing the device separation film pattern of the preparative contact hole; and a step for forming contact by filling a conductive material inside the contact hole. The present invention is provided to manufacture the semiconductor device comprising the contact having low resistance by increasing a contact area.
    • 本发明涉及一种用于制造半导体器件的方法,包括用于蚀刻有源区的中心部分并形成位于小于衬底的平坦上表面的位线接触区域的步骤; 用于在位线接触区域上形成位线结构的步骤; 形成与活性区域的边缘部分的上表面和器件分离膜图案的上表面接触的柱状氧化硅膜图案的步骤; 通过使用具有氧化硅膜图案的绝缘材料和蚀刻选择比来填充柱状氧化硅膜图案的两侧并形成层间绝缘膜的步骤; 通过选择性地除去氧化硅膜图案形成制备接触​​孔的步骤; 形成接触孔的步骤,通过去除制备接触孔的器件分离膜图案来暴露有源区的两侧边缘部分的上表面和侧面; 以及通过在接触孔内填充导电材料来形成接触的步骤。 提供本发明以通过增加接触面积来制造包括具有低电阻的触点的半导体器件。