会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 2. 发明公开
    • 인터페이스 변환 시스템 및 그 방법
    • 使用多个字符转换系统接口的系统和方法
    • KR1020050006403A
    • 2005-01-17
    • KR1020030046112
    • 2003-07-08
    • 삼성전자주식회사
    • 김영준이진언이윤태
    • G06F13/00
    • G06F13/404G06F2213/0038
    • PURPOSE: A system and a method for converting an interface on a system using multiple chips are provided to use internal/external resources of other chips by using a new interface using existing pins or fewer pins of each chip. CONSTITUTION: An address processor(41) judges a register access mode or a memory access mode from an address provided from a master side. A register mapping memory(42) sets various register values to use the resource(30) of a slave side if judgment of the address processor is the register access mode. An address converter(45) an access address to a part of the address provided from the master side and the resource of the slave side from the address related register value set to the register mapping memory in case of the memory access mode. A local bus controller(46) generates control signals to directly control a bus protocol of the slave side by referring to the control signal provided from the master side and a control related register value set to the register mapping memory.
    • 目的:提供一种用于使用多个芯片转换系统上的接口的系统和方法,以通过使用现有引脚或每个芯片的较少引脚的新接口来使用其他芯片的内部/外部资源。 构成:地址处理器(41)从主方提供的地址判断寄存器访问模式或存储器访问模式。 如果地址处理器的判断是寄存器访问模式,则寄存器映射存储器(42)设置各种寄存器值以使用从属端的资源(30)。 在存储器访问模式的情况下,地址转换器(45)从设置在寄存器映射存储器的地址相关寄存器值的从主机侧提供的地址的一部分和从站的资源的访问地址。 本地总线控制器(46)通过参考从主机侧提供的控制信号和设置到寄存器映射存储器的控制相关寄存器值,产生控制信号,以直接控制从机总线协议。
    • 3. 发明授权
    • 그래픽을 위한 스팬렌더링방법 및 장치
    • 图形的跨度渲染的装置和方法
    • KR100165464B1
    • 1999-01-15
    • KR1019950039025
    • 1995-10-31
    • 삼성전자주식회사
    • 이진언
    • G06T17/00
    • 본 발명은 3차원 그래픽가속기에서 렌더링 속도를 향상시킬 수 있는 새로운 방식의 스팬렌더링 방법 및 장치에 관한 것으로, 본 발명에 의한 그래픽을 위한 스팬렌더링방법은, 삼각형의 렌더링명령을 받아서, 복수의 스팬으로 분할하는 제1과정, 상기 분할된 스팬에 대하여 각각의 렌더링작업을 동시에 수행하는 제2과정, 상기 스팬렌더링에 의하여 구한색상 값을 각각의 픽셀버퍼에 동시에 기록하는 제3과정 및 상기 복수의 픽 셀버퍼에 기록된 데이터를 동시에 처리하여 스크린에 표시할 픽셀 데이터를 발생하는 제4과정을 포함함을 특징으로 한다.
      본 발명에 의하면, 화면의 절대 Y값에 따라 Z버퍼 및 픽섹버퍼를 2N(N = 1, 2, 3,........) 개의 메모리 블록으로 분할하여 복수의 스팬을 병렬적으로 렌더링함으로써, 메모리블럭 및 가속기와의 인터페이스 방법을 개선하여 스팬렌더링속도를 향상시킬 수 있다.
    • 8. 发明授权
    • 메모리의 리프레시 주기를 제어하는 메모리 컨트롤러 및리프레시 주기 제어 방법
    • 能够控制存储器刷新周期的存储器控​​制器及其方法
    • KR100532448B1
    • 2005-11-30
    • KR1020030047542
    • 2003-07-12
    • 삼성전자주식회사
    • 정영진윤병휘이진언임민수
    • G11C11/406
    • G11C11/40626G11C11/406G11C2211/4061
    • 메모리의 리프레시 주기를 제어하는 메모리 컨트롤러 및 리프레시 주기 제어 방법이 개시된다. 본 발명의 실시예에 따른 메모리 컨트롤러를 구비하는 시스템 온 칩의 외부 메모리의 리프레시 주기 제어 방법은 (a) 일정 시간마다 상기 메모리의 동작 온도를 측정하는 온도 측정 명령을 발생하는 단계, (b) 상기 온도 측정 명령에 응답하여 측정된 측정 온도를 수신하는 단계, (c) 상기 측정 온도와 기준 온도가 다르면 온도 차이를 검출하여 상기 온도 차이에 따라 리프레시 주기를 변화시키고 상기 측정 온도와 상기 기준 온도가 동일하면 상기 (a) 단계로 되돌아가는 단계 및 (d) 변화된 리프레시 주기에 응답하여 리프레시 명령을 상기 메모리로 인가하는 단계를 구비하는 것을 특징으로 한다. 본 발명에 따른 메모리 컨트롤러 및 리프레시 주기 제어 방법은 메모리의 동작 온도에 맞게 메모리의 리프레시 주기를 제어할 수 있어 메모리의 데이터 보유(retention) 문제를 해소시켜줄 뿐만 아니라 또한 외부 온도나 현재 메모리의 동작 상태와 온도에 적절한 리프레시 주기를 설정함으로 인하여 효율적으로 메모리에 접근할 수 있어 동작 성능을 향상할 시킬 수 있는 장점이 있다. 또한 메모리 컨트롤러가 시스템 온 칩이나 반도체 시스템에 적용됨으로써 시스템 온 칩 및 반도체 시스템의 동작 성능 또한 향상시킬 수 있는 장점이 있다.
    • 10. 发明公开
    • 공통 플랫폼을 갖는 통신장치와 통신방법
    • 具有普通平台的通信设备和方法
    • KR1020050029257A
    • 2005-03-24
    • KR1020040045374
    • 2004-06-18
    • 삼성전자주식회사
    • 서운식임전택이진언
    • G06F13/14
    • G06F15/167H04L12/403
    • A communication device equipped with multiple processors and applications operated under control of a common platform, and a method thereof are provided to minimize a physical size and power consumption. A modem(350) is equipped with a DSP(Digital Signal Processor)(395) for performing wireless communications. An AP(Application Processor)(310) is equipped with a CPU(311) and a bus master controller(380) for controlling multiple peripherals including an interface communicating with a modem through a common bus(305). An MP-SDRAM(375) shared by the modem and the AP is controlled through the interface. The peripherals include at least one of a camera module(330), a DDI(Display Driver IC)/LCD(320), and an MP-NAND flash(340).
    • 配备有在公共平台控制下操作的多个处理器和应用的通信设备及其方法被提供以最小化物理尺寸和功率消耗。 调制解调器(350)配备有用于执行无线通信的DSP(数字信号处理器)(395)。 AP(应用处理器)(310)配备有CPU(311)和总线主控制器(380),用于控制多个外围设备,包括通过公共总线(305)与调制解调器通信的接口。 由调制解调器和AP共享的MP-SDRAM(375)通过接口进行控制。 外围设备包括相机模块(330),DDI(显示驱动器IC)/ LCD(320)和MP-NAND闪存(340)中的至少一个。