会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 2. 发明专利
    • ハードウェア設計装置,及びハードウェア設計用プログラム
    • 硬件设计设备和硬件设计程序
    • JP2014225194A
    • 2014-12-04
    • JP2013105024
    • 2013-05-17
    • 国立大学法人 筑波大学Univ Of Tsukuba国立大学法人 筑波大学
    • YAMAGIWA SHINICHI
    • G06F17/50H01L21/82
    • 【課題】パイプライン処理の演算内容に応じたパイプラインハードウェアのモデルを自動生成可能とする。【解決手段】ストリームデータを処理するためのパイプライン処理に使用可能な複数のハードウェアコンポーネントの定義を含むコンポーネント情報と、前記パイプライン処理で行われる演算が記述されたプログラムと、前記演算における入力及び出力の定義を少なくとも含む定義情報とを用いて、前記演算の内容及び前記定義情報に応じた2以上のハードウェアコンポーネントを前記コンポーネント情報に基づき特定し、前記2以上のハードウェアコンポーネントが前記パイプライン処理を行うように合成されたパイプラインハードウェアのハードウェア記述言語による記述を生成する。【選択図】図2
    • 要解决的问题:能够自动生成与流水线处理的操作内容相对应的流水线硬件模型。解决方案:根据组件信息指定与操作内容和定义信息相对应的两个或多个硬件组件,方法是使用 定义信息至少包括包括可用于处理流数据的流水线处理中的多个硬件组件的定义的组件信息,描述要在流水线处理中执行的操作的程序,以及至少包括输入和 操作中的输出以及组合流水线硬件的硬件语言的描述,从而生成两个或多个硬件组件执行流水线处理。
    • 5. 发明专利
    • アクセラレータ処理実行装置、及びアクセラレータ処理実行プログラム
    • 加速器加工执行装置和加速器加工执行程序
    • JP2014229173A
    • 2014-12-08
    • JP2013109741
    • 2013-05-24
    • 国立大学法人 筑波大学Univ Of Tsukuba国立大学法人 筑波大学
    • YAMAGIWA SHINICHI
    • G06F9/44
    • 【課題】アクセラレータを用いるアプリケーションを開発するプログラマのプログラム生産性を向上させる。【解決手段】アクセラレータ処理実行装置1は、CPU10と、記憶部20と、アクセラレータプログラムを実行するアクセラレータ30と、を備え、CPU10は、アクセラレータに関する処理の実行を制御する実行制御部40を有し、実行制御部40は、アクセラレータプログラムと、アクセラレータプログラムの出力データ毎にアクセラレータ側メモリ32に確保される出力バッファ32bと記憶部20における出力先とを対応付ける出力データ対応情報と、を含む実行情報を所定の形式で記述した実行形式を入力する実行形式入力部41と、アクセラレータに関する処理の手順を決定するために実行形式とは別に予め定められている規則と実行情報とに基づいて決定した処理手順を実行する処理手順実行部42と、を有する。【選択図】図1
    • 要解决的问题:提高使用加速器开发应用程序的程序员的程序生产率。解决方案:加速器处理执行装置1包括CPU 10,存储单元20和执行加速器程序的加速器30。 CPU10包括用于控制与加速器相关的处理的执行的执行控制单元40,并且执行控制单元40包括执行表单输入单元41,其输入执行形式,其中执行信息包括加速器程序和输出数据对应信息 以规定的形式对在加速器侧存储器32中固定的加速器侧存储器32的每个输出数据的输出缓冲器32b与存储单元20中的输出目的地相关联的处理程序执行单元42执行处理过程 基于与执行形式不同的预定规则和执行信息确定,以便确定与加速器相关的处理的过程。
    • 6. 发明专利
    • プログラム、及び情報処理装置
    • 程序和信息处理器
    • JP2015018379A
    • 2015-01-29
    • JP2013144661
    • 2013-07-10
    • 国立大学法人 筑波大学Univ Of Tsukuba国立大学法人 筑波大学
    • YAMAGIWA SHINICHI
    • G06F9/48G06F9/38
    • 【課題】プログラム毎に生じるデータのやりとりを回避して処理の時間短縮を図ることを可能とする技術を提供する。【解決手段】プロセッサが周辺バスを介してデータとともに記憶装置に設定し、当該記憶装置に接続されたアクセラレータによって実行されるプログラムであって、プログラムは、複数の部品プログラムを含み、データは、少なくとも、前記部品プログラムの実行順序を示すシナリオデータと、前記複数の部品プログラムのうち最初に実行される部品プログラムに対する入力データと、シナリオインデックスの初期値とを含み、アクセラレータに、シナリオインデックスの初期値に従って実行すべき部品プログラムを特定する処理と、特定した部品プログラムに従った演算処理と、シナリオインデックスの値をインクリメントする処理と、インクリメントされたシナリオインデックスの値に応じて次の部品プログラムを特定する処理と、を少なくとも実行させる。【選択図】図4
    • 要解决的问题:提供能够通过避免每个程序中发生的数据交换来缩短处理时间的技术。解决方案:处理器通过外围总线将数据与数据一起设置在存储设备中,并且程序由 连接到存储装置的加速器。 该程序包括多个组件程序,并且该数据至少包括表示组件程序的执行顺序的场景数据,在多个组件程序中要执行的第一组件程序的输入数据和场景的初始值 索引,并且使加速器至少执行用于根据场景索引的初始值指定要执行的组件程序的处理,在指定的组件程序之后的运算处理,用于增加场景索引的值的处理,以及用于指定 根据场景索引的递增值,下一个组件程序。