会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 1. 发明申请
    • 디스플레이 구동회로 및 구동방법
    • 显示驱动电路和驱动方法
    • WO2009154355A2
    • 2009-12-23
    • PCT/KR2009/002693
    • 2009-05-22
    • (주)실리콘웍스조현호조현자나준호김대성한대근
    • 조현호조현자나준호김대성한대근
    • G09G3/36
    • G09G3/3685G09G3/20G09G3/3688G09G2310/0275G09G2310/061G09G2320/0257G09G2330/021
    • 본 발명은 디스플레이 패널의 잔상을 최소한으로 하면서 소비 전류도 최소한으로 하는 디스플레이 구동회로 및 구동방법을 개시한다. 상기 디스플레이 구동회로는, 유효데이터 및 흑색데이터에 대응되는 구동신호를 생성하여 디스플레이 패널에 전달하며, N(N은 정수)개의 데이터선택스위치, N개의 버퍼, N개의 버퍼출력선택스위치 및 복수 개의 전하분배스위치를 구비한다. 상기 N개의 데이터선택스위치는 상기 유효데이터 및 상기 흑색데이터 중 하나를 선택한다. 상기 N개의 버퍼는 상기 데이터선택스위치에서 선택된 신호를 각각 버퍼링 한다. 상기 N개의 버퍼출력선택스위치는 상기 버퍼의 출력을 스위칭하여 상기 구동신호를 각각 출력한다. 상기 복수 개의 전하분배스위치는 이웃하는 2개의 구동신호를 서로 연결시킨다.
    • 本发明涉及一种显示驱动电路和驱动方法,用于不仅使显示面板上的残影最小化,而且最小化电流消耗。 显示驱动电路包括:用于产生对应于有效数据和黑数据的驱动信号的N个数据选择开关(其中N是整数),并将该信号发送到显示面板; N个缓冲区 N个缓冲输出选择开关; 和多个电荷分配开关。 N个数据选择开关选择一个或多个有效数据和黑色数据。 N个缓冲器分别缓冲由数据选择开关选择的信号。 N个缓冲器输出选择开关分别切换缓冲器输出,并输出驱动信号。 多个电荷分配开关将两个相邻的驱动信号彼此连接。
    • 5. 发明申请
    • 액정디스플레이 구동회로의 레이아웃
    • LCD驱动电路的布局
    • WO2010002107A2
    • 2010-01-07
    • PCT/KR2009/002695
    • 2009-05-22
    • (주)실리콘웍스조현호오명우박정숙나준호한대근김대성
    • 조현호오명우박정숙나준호한대근김대성
    • G02F1/1345
    • G09G3/3685G09G3/3614G09G2310/027G09G2310/0297
    • 본 발명은 레이아웃이 차지하는 면적을 최소한으로 하는 액정디스플레이 구동회로의 레이아웃을 개시한다. 상기 액정디스플레이 구동회로의 레이아웃은 포지티브 아날로그 전압 및 네거티브 아날로그 전압을 액정디스플레이에 전달하며, DAC 블록 및 버퍼블록을 구비한다. 상기 DAC 블록은, 포지티브 기준전압을 이용하여 해당 디지털 데이터에 대응되는 상기 포지티브 아날로그 전압을 각각 생성하는 (N은 정수)개의 포지티브 DAC들 및 네거티브 기준전압을 이용하여 해당 디지털 데이터에 대응되는 상기 네거티브 아날로그 전압을 각각 생성하는 개의 네거티브 DAC들을 구비한다. 상기 버퍼블록은, 상기 개의 포지티브 아날로그 전압을 버퍼링하는 개의 포지티브 버퍼들 및 상기 개의 네거티브 아날로그 전압들을 버퍼링 하는 개의 네거티브 버퍼들이 번갈아 가면서 배열된다. 여기서 상기 개의 포지티브 DAC들을 1개 또는 적어도 2개씩 그룹화하고, 상기 개의 네거티브 DAC들도 1개 또는 적어도 2개씩 그룹화하고, 각각의 그룹들을 번갈아 가면서 배열된다.
    • 本发明公开了使其占用面积最小化的LCD驱动电路的布局。 该布局将正和负模拟电压传输到LCD,并包括DAC模块和缓冲模块。 DAC块包括N个(其中N是整数)正DAC,其分别使用正参考电压产生对应于相关数字数据的正模拟电压。 另外,DAC模块包括N个负DAC,负DAC分别产生与相关数字数据相对应的负模拟电压,负参考电压。 N个正缓冲器和N个负缓冲器交替地布置在缓冲器块中,其中正缓冲器缓冲N个正模拟电压和负缓冲器缓冲N个负模拟电压。 N个正负DAC分别单独或成对排列,这两种排列交替排列。
    • 7. 发明申请
    • 액정표시장치의 소스 드라이버 회로
    • 液晶显示装置的源驱动电路
    • WO2011093550A1
    • 2011-08-04
    • PCT/KR2010/001551
    • 2010-03-12
    • (주)실리콘웍스임헌용최정환김언영나준호김대성한대근
    • 임헌용최정환김언영나준호김대성한대근
    • G09G3/36G09G3/20
    • G09G3/3688G09G2310/0291G09G2330/026G09G2330/06
    • 본 발명은 액정표시장치에서 파워 온 시 유효데이터가 입력되기 전에 잡음성 데이터가 디스플레이되는 것을 방지하는 기술에 관한 것이다. 이러한 본 발명은, VCC 전원전압과 VDD 전원전압을 분압하여 출력함에 있어서, VDD 전원전압의 중간레벨을 VCC 전원전압의 레벨보다 낮게 분압하여 출력하는 전원전압 입력부와; 상기 전원전압 입력부로부터 분압되어 입력되는 전압을 비교하여 상기 VDD 전원전압의 중간레벨보다 VCC 전원전압의 레벨이 높게 나타나는 구간에서 출력전압을 '하이'로 출력하는 전원전압 비교부와; 상기 전원전압 비교부의 출력전압을 리세트신호로 출력함에 있어서, 외부 환경에 민감하게 반응하는 것을 방지하기 위한 슈미트트리거와; 상기 슈미트트리거로부터 입력되는 리세트신호와 첫 번째의 게이트 스타트펄스의 사이 구간에서 특정 레벨의 전압을 출력하는 특정전압 공급부를 포함하여 구성함을 특징으로 한다.
    • 本发明涉及一种在液晶显示装置通电时防止在输入有效数据之前显示噪声数据的技术。 本发明包括:电源电压输入单元,其分压VCC电源电压和VDD电源电压,并输出分压电压,其中通过将VDD电源电压的中间电平设置为低于电平来分频和输出 的VCC电源电压; 电源电压比较器,其比较在被电源电压输入单元分压之后输入的电压,并且在高电平状态下将VCC电源电压的电平显示为高于“高”状态的部分,输出“ VDD电源电压的中间电平; 输出电源电压比较器的输出电压作为复位信号的施密特触发器,其中防止复位信号对外部环境敏感地反应; 以及在第一栅极起始脉冲和从施密特触发器输入的复位信号之间的部分输出特定电平的电压的特定电压供应器。
    • 8. 发明申请
    • 드라이버 집적회로 칩의 패드 배치 구조
    • 驱动IC芯片的PAD布局结构
    • WO2009154354A2
    • 2009-12-23
    • PCT/KR2009/002692
    • 2009-05-22
    • (주)실리콘웍스최정철김언영나준호김대성한대근
    • 최정철김언영나준호김대성한대근
    • G02F1/1345
    • G02F1/1345H01L23/49838H01L2924/0002H01L2924/00
    • 본 발명은 액정표시장치의 드라이버 집적회로 칩의 패드 배치 구조에 관한 것으로, 특히 드라이버 집적회로 칩을 액정 패널에 칩-온-글래스(Chip On Glass:COG) 방식으로 접착 시 칩 내부의 전원 패드를 칩의 모서리의 네 방향에 모두 배치함으로써 드라이버 집적회로 칩과 액정 패널의 접착 성능을 향상시킬 수 있는 드라이버 집적회로 칩의 패드 배치 구조에 관한 것이다. 본 발명에 따른 드라이버 집적회로 칩의 패드 배치 구조에 의하면 드라이버 집적회로 칩 내부의 전원 패드를 칩의 모서리의 네 방향에 배치함으로써 드라이버 집적회로 칩과 액정표시패널의 접착시 드라이버 집적회로 칩에 가해지는 힘이 균일하지 않은 경우에도 드라이버 집적회로 칩과 액정표시패널의 접착성능을 향상시킬 수 있는 장점이 있다.
    • 本发明涉及一种用于LCD装置中的驱动IC芯片的焊盘布局结构,更具体地说,涉及驱动IC芯片与驱动IC芯片与LCD面板之间粘接性能改善的驱动IC芯片的焊盘布局结构, 通过芯片上玻璃(COG)方法将芯片粘附到LCD面板时,在芯片边缘的四个方向上布置驱动器IC芯片内的所有电源焊盘。 利用根据本发明的焊盘布局结构,即使在将芯片粘附到面板时施加到驱动器IC芯片的力不均匀,驱动器IC芯片和LCD面板之间的粘合性能也可以有利地得到改善,因为功率 驱动器IC芯片内的供电焊盘布置在芯片边缘的四个方向上。