会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 2. 发明申请
    • CMOS DUAL MODULUS RING COUNTER
    • CMOS双模块计数器
    • WO00030259A1
    • 2000-05-25
    • PCT/EP1999/008619
    • 1999-11-03
    • H03K23/52H03K23/64H03K23/66
    • H03K23/667
    • A digital delay generator device is based on a series arrangement of cells, wherein each cell has a first input for receiving a single-phase clock signal, a second input for receiving a delayable signal for thereto imparting a cell delay, and an output for a so-delayed signal. Each cell comprising a series stack of transistors, and various cells comprise further transistor means for receiving a bypass control signal. Such further transistor means are arranged for under control of a bypass control signal effectively bypassing one or more cells to thereby effect a quantized overall delay shortering. In particular, such various cells form a contiguous pair in said string, and the transistor means effectively form respective transistor bypasses over clock-signal-controlled transistors in the associated series stack at mutually opposite sides of their respective stack.
    • 数字延迟发生器装置基于小区的串联布置,其中每个小区具有用于接收单相时钟信号的第一输入端,用于接收用于其给予小区延迟的可延迟信号的第二输入端,以及用于 如此延迟的信号。 每个单元包括串联的晶体管堆叠,并且各种单元包括用于接收旁路控制信号的另外的晶体管装置。 这样的另外的晶体管装置被布置成在旁路控制信号的控制下有效地绕过一个或多个单元,从而实现量化的整体延迟缩短。 特别地,这样的各种单元在所述串中形成连续的对,并且晶体管装置有效地在其相应的堆叠的相互相对的两侧在相关联的串联堆叠中的时钟信号控制的晶体管上形成相应的晶体管旁路。
    • 3. 发明申请
    • HIGH-SPEED PROGRAMMABLE CLOCK DIVIDER
    • 高速可编程时钟分频器
    • WO2017048419A1
    • 2017-03-23
    • PCT/US2016/046333
    • 2016-08-10
    • QUALCOMM INCORPORATED
    • AGRAWAL, NehaMOHAMAD, SajinLEE, Chulkyu
    • H03K21/10H03K23/64
    • H03K7/06G06F1/08H03K3/037H03K19/21H03K21/00H03K21/026H03K21/10H03K23/00H03K23/64
    • Systems and methods for dividing input clock signals (CLKin) by programmable divide ratios (N) can produce output clock signals (CLKdiv) with the delay from the input clock signal to the output clock signal independent of the value of the divide ratio (N) and with the duty cycle of the output clock signal being 50% independent of the value of the divide ratio. An example programmable clock divider (45) includes a modulo N counter (220) that produces a count signal (Count) that counts modulo the divide ratio and a half-rate clock signal generator (230) that produces a common half-rate clock signal (HRCLKcom), an even half-rate clock signal (HRCLKeven), and an odd half-rate clock signal (HRCLKodd) that toggle at one-half the rate of the output clock signa (1/2 of CLKdiv). The common half-rate clock signal, the even half-rate clock signal, and the odd half-rate clock signal are combined (X or 242, 241) to produce the output clock signal.
    • 通过可编程分频比(N)将输入时钟信号(CLKin)分频的系统和方法可以产生输出时钟信号(CLKdiv),具有从输入时钟信号到输出时钟信号的延迟,与分频比(N)的值无关, 并且输出时钟信号的占空比与分频比的值无关,为50%。 示例性可编程时钟分频器(45)包括模N计数器(220),其产生对分频比进行模计数的计数信号(Count)和产生公共半速时钟信号的半速率时钟信号发生器(230) (HRCLKcom),偶数半速率时钟信号(HRCLKeven)和以半输出时钟信号(CLKdiv的1/2)的一半的奇数半速率时钟信号(HRCLKodd)。 组合公共半速时钟信号,均匀半速时钟信号和奇数半速时钟信号(X或242,241)以产生输出时钟信号。
    • 4. 发明申请
    • 分周回路およびそれを備えたPLL回路並びに半導体集積回路
    • 频率分路电路,提供的PLL电路和半导体集成电路
    • WO2012035941A1
    • 2012-03-22
    • PCT/JP2011/069029
    • 2011-08-24
    • シャープ株式会社満仲 健田口 滋也
    • 満仲 健田口 滋也
    • H03K23/64H03L7/183H03L7/197
    • H03L7/193H03K21/38H03K23/667H03L7/1974
    •  周期信号(s5)を2種類の分周比で分周して第1の分周信号(c1)を出力する可変分周器(2)と、第1の分周信号(c1)のサイクル数のカウント値(c2)を出力し、リセットされるとカウント動作を初期値から再開するカウンタ回路(3)と、カウント値(c2)が比較基準値(a)と一致する度にHighとLowとを反転させたパルス信号(s1)を、第2の分周信号として出力するとともに分周比の切替信号として可変分周器(2)に供給し、カウント値(c2)が比較基準値(a)と一致する度にカウンタ回路(3)にリセット信号(r)を出力する比較器(4)と、比較器(4)に比較基準値(a)を供給する制御回路(5)とを備えている。
    • 所公开的分频器电路具有:可变分频器(2),其对具有两个分频比的周期信号(s5)进行分频并输出第一分频信号(c1); 计算电路(3),其输出第一分频信号(c1)的周期数的计数值(c2),并且当复位时,重新开始计数操作以从初始值计数; 每当所述计数值(c2)与比较参考值(a)匹配时,将所述脉冲信号(s1)提供给所述脉冲信号(s1),所述比较器(4)作为第二分频信号输出反相高和低的脉冲信号(s1) 作为分频比切换信号输入到可变分频器(2),并且每当计数值(c2)与比较参考值(a)匹配时,其向计数器电路(3)输出复位信号(r) 以及用于将比较参考值(a)提供给比较器(4)的控制电路(5)。
    • 6. 发明申请
    • FREQUENCY DIVIDER WITH REDUCED POWER CONSUMPTION, APPARATUS BASED THEREON, AND METHOD FOR POWER EFFICIENT FREQUENCY DIVIDER
    • 具有降低功耗的频率分配器,基于装置的功率分配器和功率有效频率分配器的方法
    • WO02052727A1
    • 2002-07-04
    • PCT/IB2001/002650
    • 2001-12-18
    • H03K23/64H03K23/66
    • H03K23/667
    • Apparatus comprising a frequency dividing cell (42) with a prescaler logic, an end-of-cycle logic, a clock input for receiving an input clock (CKin) with frequency fn, a clock output for providing an output clock (CKout) with frequency fm to a subsequent cell (43), a mode control input for receiving a mode control input signal (MDin) from the subsequent cell (43), and a mode control output for providing a mode control output signal (MDout) to a preceding cell (41). The end-of-cycle logic of the frequency dividing cell (42) has a switchable tail current source. This switchable tail current source allows the biasing current of the end-of-cycle logic to be switched off in order to save power.
    • 一种装置,包括具有预分频器逻辑的分频单元(42),周期结束逻辑,用于接收具有频率fn的输入时钟(CKin)的时钟输入,用于提供具有频率的输出时钟(CKout)的时钟输出 fm连接到后续单元(43),用于从后续单元(43)接收模式控制输入信号(MDin)的模式控制输入和用于向先前单元提供模式控制输出信号(MDout)的模式控制输出 (41)。 分频单元(42)的周期结束逻辑具有可切换的尾部电流源。 该可切换尾电流源允许关闭周期结束逻辑的偏置电流以节省功率。
    • 7. 发明申请
    • 分周回路およびそれを備えたPLL回路並びに半導体集積回路
    • 包含相同和半导体集成电路的频率分段电路和PLL电路
    • WO2012035800A1
    • 2012-03-22
    • PCT/JP2011/055351
    • 2011-03-08
    • シャープ株式会社満仲 健田口 滋也
    • 満仲 健田口 滋也
    • H03K23/64H03L7/183H03L7/197
    • H03L7/1974H03K21/38H03K23/667H03L7/193
    •  分周回路は、周期信号(s5)を2種類の分周比で分周して第1の分周信号(c1)を出力する可変分周器(2)と、第1の分周信号(c1)のサイクル数のカウント値(c2)を出力し、リセットされるとカウント動作を初期値から再開するカウンタ回路(3)と、カウント値(c2)が比較基準値(a)と一致する度にHighとLowとを反転させたパルス信号(s1)を、第2の分周信号として出力するとともに分周比の切替信号として可変分周器(2)に供給し、カウント値(c2)が比較基準値(a)と一致する度にカウンタ回路(3)にリセット信号(r)を出力する比較器(4)と、比較器(4)に比較基準値(a)を供給する制御回路(5)とを備えている。
    • 根据本发明的分频电路包括:可变分频器(2),输出通过以两种不同的分频比对周期信号(s5)进行分频而获得的第一分频信号(c1) 计算电路(3),其输出第一分频信号(c1)的周期数的计数值(c2),并且在复位时从初始值重新开始计数操作; 每当所述计数值(c2)与比较基准值(a)相匹配时,将作为第二分频信号的高电平和低电平反相的脉冲信号(s1)输出的比较器(4) 将信号作为分频比切换信号发送到可变分频器(2),并且每当计数值(c2)与比较基准值(c2)匹配时,将复位信号(r)输出到计数器电路 一个); 以及将比较基准值(a)提供给比较器(4)的控制电路(5)。
    • 8. 发明申请
    • クロック信号分周回路および方法
    • 时钟信号分割电路及方法
    • WO2009116398A1
    • 2009-09-24
    • PCT/JP2009/054150
    • 2009-03-05
    • 日本電気株式会社柴山 充文
    • 柴山 充文
    • H03K23/64G06F1/08H03K21/00
    • G06F1/08H03K23/662
    •  マスク回路(10)で、入力されたマスク信号(50)に応じてクロックSのクロックパルスをマスクすることによりクロックBを生成して出力し、マスク制御回路(20)で、クロックBを用いる回路Bで行う回路Aとのデータ通信の通信タイミングを示す通信タイミング情報(30)に基づいて、クロックSの連続するM個のクロックパルスのタイミングのうち、当該データ通信が行われる通信タイミングを除く他のタイミングに対して、M-N個分のクロックパルスをマスクするマスクタイミングを割り当てたマスク信号(50)を生成してマスク回路(10)へ出力する。
    • 时钟信号分割电路包括掩模电路(10)和掩模控制电路(20)。 屏蔽电路(10)根据输入的屏蔽信号(50)屏蔽时钟S的时钟脉冲,以产生用于输出的时钟B. 掩模控制电路(20)根据通信定时信息(30)生成掩蔽信号(50),该通信定时信息表示使用时钟B与在电路B中进行的电路A的数据通信的通信定时,并将生成的信号输出到 掩模电路(10)。 在掩模信号(50)中,除了执行数据通信的通信定时之外,还将M-N个时钟脉冲的屏蔽定时分配给时钟S连续的M个时钟脉冲的定时。
    • 9. 发明申请
    • 回路および発振装置
    • 电路和振荡器器件
    • WO2009050854A1
    • 2009-04-23
    • PCT/JP2008/002796
    • 2008-10-03
    • 株式会社アドバンテスト佐藤浩行
    • 佐藤浩行
    • H03K23/64
    • H03K19/0866H03K3/289H03K23/667
    •  ハイ側電源およびロー側電源の間にコレクタ-エミッタ間が互いに直列に接続された、ハイ側電源側の第1トランジスタおよびロー側電源側の第2トランジスタを有し、第1トランジスタおよび第2トランジスタのそれぞれのベースに入力される電圧に応じて動作する論理回路と、ハイ側電源およびロー側電源の間にコレクタ-エミッタ間が接続され、論理回路の出力にベースが接続された第3トランジスタを有し、論理回路から出力される論理信号を電流増幅してエミッタから第2トランジスタのベースへと帰還させる電流増幅回路と、を備える回路を提供する。
    • 提供了包括逻辑电路和电流放大电路的电路。 逻辑电路具有设置在电源的高侧的第一晶体管和设置在电源的低侧的第二晶体管,其集电极到发射极的路径串联连接在电源的高侧 电源和电源的低侧,并且根据输入到第一和第二晶体管的各个基极的电压进行工作。 电流放大电路具有第三晶体管,其集电极到发射极路径连接在电源的高侧和电源的低侧之间,其基极连接到逻辑电路的输出端 并且电流放大从逻辑电路输出的逻辑信号,以将放大的信号从发射极反馈到第二晶体管的基极。
    • 10. 发明申请
    • クロック分周回路
    • 时钟分路
    • WO2007099588A1
    • 2007-09-07
    • PCT/JP2006/303701
    • 2006-02-28
    • 富士通株式会社山口 久勝神田 浩一小川 淳二田村 泰孝
    • 山口 久勝神田 浩一小川 淳二田村 泰孝
    • H03K23/64
    • H03K27/00H03B5/1203H03B5/1228H03B5/1243H03B19/00
    •  第1の分周回路と第2の分周回路とを設け、外部からインジェクションされる2相の外部クロック(第1の外部クロックおよび第2の外部クロック)を分周して、位相保証された4相のクロックを出力する。各分周回路は、ミキサと、加算回路と、位相回路とで構成される。また、第1の分周回路と第2の分周回路とは、第1の結合回路と第2の結合回路とでループ状に接続される。第1の結合回路は、第1の分周回路の第1の出力信号を入力して、第2の結合回路に第2の外部入力信号を出力し、第2の結合回路は、第2の分周回路の第2の出力信号を入力して、第1の結合回路に第1の外部入力信号を出力する。この結果、ループ利得が高くなり、ロックレンジの広いクロック分周回路を実現できる。
    • 时钟分频电路包括用于分配从外部注入的两相外部时钟(第一和第二外部时钟)的第一和第二分频电路,以确定相位输出四相时钟。 每个分频电路包括混频器,加法电路和相电路。 第一和第二分频电路与第一和第二耦合电路循环连接。 第一耦合电路输入第一分频电路的第一输出信号并将第二外部输入信号输出到第二耦合电路,而第二耦合电路输入第二分频电路的第二输出信号,并将第一外部输入信号输出到 第一耦合电路。 结果,环路增益变高,从而产生具有宽锁定范围的时钟分频电路。