会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 4. 发明申请
    • TWO-STAGE VECTOR REDUCTION USING TWO-DIMENSIONAL AND ONE-DIMENSIONAL SYSTOLIC ARRAYS
    • 使用二维和一维同步阵列的两级矢量减少
    • US20160267111A1
    • 2016-09-15
    • US14715557
    • 2015-05-18
    • MICROSOFT TECHNOLOGY LICENSING, LLC
    • Mohammed SHOAIBJie LIUSwagath VENKATARAMANI
    • G06F17/30
    • G06F16/211G06F16/283G06T1/20
    • Examples of the disclosure efficiently processing data sets. In some examples, a plurality of first processor elements process a first data set (e.g., an image) and a second data set (e.g., a kernel) using a first function to generate a third data set. The third data set is processed using a second function to generate an output element. The first processor elements are arranged in a two-dimensional systolic array such that one or more first processor elements receive input from a first adjacent first processor element and transmit output to a second adjacent first processor element. A plurality of second processor elements aggregate the output element to at least partially generate a fourth data set. The plurality of second processor elements arranged in a one-dimensional array. Aspects of the disclosure facilitate increasing speed, conserving memory, reducing processor load or an amount of energy consumed, and/or reducing network bandwidth usage.
    • 公开的示例有效地处理数据集。 在一些示例中,多个第一处理器元件使用第一功能来处理第一数据集(例如,图像)和第二数据集(例如,内核)以生成第三数据集。 使用第二功能来处理第三数据集以生成输出元素。 第一处理器元件被布置在二维收缩阵列中,使得一个或多个第一处理器元件接收来自第一相邻第一处理器元件的输入并将输出传输到第二相邻的第一处理器元件。 多个第二处理器元件聚合输出元件以至少部分地生成第四数据集。 以一维阵列排列的多个第二处理器元件。 本公开的方面有助于提高速度,节省存储器,减少处理器负载或消耗的能量的量,和/或减少网络带宽使用。