会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 11. 发明申请
    • SHIFT REGISTER AND DRIVING CIRCUIT AND DISPLAY DEVICE USING THE SAME
    • 移位寄存器和驱动电路以及使用它的显示器件
    • US20080130822A1
    • 2008-06-05
    • US11772833
    • 2007-07-03
    • Chun-Yuan HsuJan-Ruei LinHsiang-Yun WeiChe-Cheng KuoChun-Yao Huang
    • Chun-Yuan HsuJan-Ruei LinHsiang-Yun WeiChe-Cheng KuoChun-Yao Huang
    • G11C19/28
    • G11C19/28
    • A shift register, a driving circuit and a display device using the same are disclosed. The shift register includes a 1st and a 2nd rectifying elements and 1st˜4th transistors. 1st source/drains of the 1st˜3rd transistors receive a common voltage respectively. The gates of the 1st and 3rd transistors and a 2nd source/drain of the 2nd transistor are coupled to a 2nd terminal of the 2nd rectifying element. The gates of the 2nd and 4th transistors and a 2nd source/drain of the 1st transistor are coupled to a 2nd terminal of the 1st rectifying element. A 1st source/drain of the 4th transistor is coupled to a 2nd source/drain of the 3rd transistor. The 1st terminals of the 1st and 2nd rectifying elements respectively receive input signals and a 1st clock signal. A 2nd source/drain of the 4th transistor receives a 2nd clock signal.
    • 公开了一种移位寄存器,驱动电路和使用该移位寄存器的显示装置。 移位寄存器包括一个第一和第二个整流元件和一个第一至第四个第三晶体管。 1 〜3 晶体管的1 / SUP源极/漏极分别接收公共电压。 第一晶体管和第三晶体管的栅极和第二晶体管的第二和/或第二源极/漏极 耦合到第2和/或(SUP)整流元件的第2端子。 第二晶体管的第二和第四和第四晶体管的栅极和第一晶体管的第二和/或第二源极/漏极 耦合到第1级校正元件的2端子端子。 第四晶体管的源极/漏极的第一个源极/漏极耦合到第三晶体管的第二源极/漏极, SUP>晶体管。 第一和第二和/或第二整流元件的第一端子分别接收输入信号和第一时钟 信号。 第4个晶体管的源极/漏极的第2个/第2个源极/漏极接收第二个时钟信号。
    • 16. 发明授权
    • Shift register and driving circuit and display device using the same
    • 移位寄存器和驱动电路以及使用其的显示装置
    • US07447292B2
    • 2008-11-04
    • US11772833
    • 2007-07-03
    • Chun-Yuan HsuJan-Ruei LinHsiang-Yun WeiChe-Cheng KuoChun-Yao Huang
    • Chun-Yuan HsuJan-Ruei LinHsiang-Yun WeiChe-Cheng KuoChun-Yao Huang
    • G11C19/00
    • G11C19/28
    • A shift register, a driving circuit and a display device using the same are disclosed. The shift register includes a 1st and a 2nd rectifying elements and 1st˜4th transistors. 1st source/drains of the 1st˜3rd transistors receive a common voltage respectively. The gates of the 1st and 3rd transistors and a 2nd source/drain of the 2nd transistor are coupled to a 2nd terminal of the 2nd rectifying element. The gates of the 2nd and 4th transistors and a 2nd source/drain of the 1st transistor are coupled to a 2nd terminal of the 1st rectifying element. A 1st source/drain of the 4th transistor is coupled to a 2nd source/drain of the 3rd transistor. The 1st terminals of the 1st and 2nd rectifying elements respectively receive input signals and a 1st clock signal. A 2nd source/drain of the 4th transistor receives a 2nd clock signal.
    • 公开了一种移位寄存器,驱动电路和使用该移位寄存器的显示装置。 移位寄存器包括一个第一和第二个整流元件和一个第一至第四个第三晶体管。 1 〜3 晶体管的1 / SUP源极/漏极分别接收公共电压。 第一晶体管和第三晶体管的栅极和第二晶体管的第二和/或第二源极/漏极 耦合到第2和/或(SUP)整流元件的第2端子。 第二晶体管的第二和第四和第四晶体管的栅极和第一晶体管的第二和/或第二源极/漏极 耦合到第1级校正元件的2端子端子。 第四晶体管的源极/漏极的第一个源极/漏极耦合到第三晶体管的第二源极/漏极, SUP>晶体管。 第一和第二和/或第二整流元件的第一端子分别接收输入信号和第一时钟 信号。 第4 晶体管的源极/漏极的第2个源极/漏极接收第2个时钟信号。