会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 6. 发明专利
    • 同步化由串列資料流轉換的並行資料流 SYNCHRONIZATION OF PARALLEL DATA STREAMS FROM A SERIAL SOURCE
    • 同步化由串行数据流转换的并行数据流 SYNCHRONIZATION OF PARALLEL DATA STREAMS FROM A SERIAL SOURCE
    • TW200410130A
    • 2004-06-16
    • TW092132124
    • 2003-11-17
    • 智微科技股份有限公司 JMICRON TECHNOLOGY CORP.
    • 黃仁源黃怡仁
    • G06F
    • H03M9/00
    • 輸出資料線資料係依據一對應時脈取樣信號所產生,每個輸出資料線係連接一串級閂,每個串級閂有一輸入端、一輸出端以及至少一閂電路,其中該輸入端的資料會通過該串級閂,並於該輸出端輸出,該輸出端係為該串級閂之末閂電路,而該輸出資料線係連接於該串級閂之輸入端。每個串級閂皆設有該末閂電路,並由同一時脈訊號所觸發。最後,對每一擁有兩個以上閂電路的串級閂,皆設一首閂電路,並由對應於該輸出資料線之取樣訊號,落後一相位之觸發時脈所觸發,該對應輸出資料線係連接於該首閂電路。
    • 输出数据线数据系依据一对应时脉采样信号所产生,每个输出数据线系连接一串级闩,每个串级闩有一输入端、一输出端以及至少一闩电路,其中该输入端的数据会通过该串级闩,并于该输出端输出,该输出端系为该串级闩之末闩电路,而该输出数据线系连接于该串级闩之输入端。每个串级闩皆设有该末闩电路,并由同一时脉信号所触发。最后,对每一拥有两个以上闩电路的串级闩,皆设一首闩电路,并由对应于该输出数据线之采样信号,落后一相位之触发时脉所触发,该对应输出数据线系连接于该首闩电路。
    • 7. 发明专利
    • 隨插即用裝置及安裝方法 PLUG AND PLAY DEVICE AND RELATED INSTALLING METHOD
    • 随插即用设备及安装方法 PLUG AND PLAY DEVICE AND RELATED INSTALLING METHOD
    • TW200923659A
    • 2009-06-01
    • TW096145362
    • 2007-11-29
    • 智微科技股份有限公司 JMICRON TECHNOLOGY CORP.
    • 李連春 LEE, LIAN CHUN
    • G06F
    • G06F9/4415
    • 一種隨插即用裝置係安裝於一主電腦上。該隨插即用裝置包含一先進技術附加裝置控制器、一儲存裝置及一預定功能裝置。該先進技術附加裝置控制器虛擬一光碟機並報告給該主電腦之作業系統,使該作業系統持續檢查該虛擬光碟機是否就緖並於就緖時讀取該虛擬光碟機之映像檔。該儲存裝置所儲存之資料即作為該映像檔。該映像檔包含一安裝檔及一自動執行檔。該自動執行檔包含一指標指向該安裝檔,當該主電腦之作業系統讀取該自動執行檔時,會根據該指標自動執行該安裝檔而完成安裝該驅動程式。
    • 一种随插即用设备系安装于一主电脑上。该随插即用设备包含一雪铁龙技术附加设备控制器、一存储设备及一预定功能设备。该雪铁龙技术附加设备控制器虚拟一光驱并报告给该主电脑之操作系统,使该操作系统持续检查该虚拟光驱是否就緖并于就緖时读取该虚拟光驱之图像档。该存储设备所存储之数据即作为该图像档。该图像档包含一安装档及一自动可执行文件。该自动可执行文件包含一指针指向该安装档,当该主电脑之操作系统读取该自动可执行文件时,会根据该指针自动运行该安装档而完成安装该驱动程序。
    • 9. 发明专利
    • 接收數位訊號的可靠性方法與相關裝置 METHOD AND RELATED DEVICE FOR RELIABLY RECEIVING A DIGITAL SIGNAL
    • 接收数码信号的可靠性方法与相关设备 METHOD AND RELATED DEVICE FOR RELIABLY RECEIVING A DIGITAL SIGNAL
    • TWI229983B
    • 2005-03-21
    • TW092132300
    • 2003-11-18
    • 智微科技股份有限公司 JMICRON TECHNOLOGY CORP.
    • 方剛 FANG, GEORGE
    • H04B
    • H04L7/0338H04L25/068H04L25/069
    • 一種用來接收一數位訊號之方法,該數位信號係包含複數個資料分割區,而每一資料分割區包含複數個位元,該方法包含依據一多重取樣係數對數位訊號之一資料分割區進行多重取樣該以產生一多重取樣資料分割區。接著偵測該多重取樣資料之轉換,並計算每一相位的轉換次數。然後在該數位訊號之預設數量之資料分割區中,以有最多轉換次數且該轉換次數大於一預設值的相位為基準,做一固定平移量的相位平移,並選取該平移後的相位做為一輸出相位,以及輸出對應該輸出相位之多重取樣資料之位元。
    • 一种用来接收一数码信号之方法,该数码信号系包含复数个数据分割区,而每一数据分割区包含复数个比特,该方法包含依据一多重采样系数对数码信号之一数据分割区进行多重采样该以产生一多重采样数据分割区。接着侦测该多重采样数据之转换,并计算每一相位的转换次数。然后在该数码信号之默认数量之数据分割区中,以有最多转换次数且该转换次数大于一默认值的相位为基准,做一固定平移量的相位平移,并选取该平移后的相位做为一输出相位,以及输出对应该输出相位之多重采样数据之比特。
    • 10. 发明专利
    • 阻抗匹配電路 IMPEDANCE MATCHING CIRCUIT
    • 阻抗匹配电路 IMPEDANCE MATCHING CIRCUIT
    • TW200415847A
    • 2004-08-16
    • TW092132125
    • 2003-11-17
    • 智微科技股份有限公司 JMICRON TECHNOLOGY CORP.
    • 黃仁源 HUANG, REN-YUAN黃怡仁 HWANG, YI-REN
    • H03H
    • H04L25/0278H03K19/0005
    • 一種阻抗匹配電路,其包含有複數個閂鎖電路,每一閂鎖電路連接於複數個邏輯電路之一且包含有共同連接於一訊號線之第一輸入端及連接於複數個相互不重疊之數位時脈訊號之一的第二輸入端。最大輸出電阻之約一半係與一外部電阻進行比較而其結果被閂鎖於對應於該控制訊號之最高位元的閂鎖電路,其值大約為可能電壓範圍的一半。下一閂鎖電路以類似方式閂鎖住該控制訊號之第二高位元,第三個閂鎖電路則閂鎖住剩下的一位元。該控制訊號係控制用來調整輸入電壓之二進位加權電晶體陣列,一輸出訊號被傳送至一輸出暫存器以用來控制一輸出驅動器。
    • 一种阻抗匹配电路,其包含有复数个闩锁电路,每一闩锁电路连接于复数个逻辑电路之一且包含有共同连接于一信号线之第一输入端及连接于复数个相互不重叠之数码时脉信号之一的第二输入端。最大输出电阻之约一半系与一外部电阻进行比较而其结果被闩锁于对应于该控制信号之最高比特的闩锁电路,其值大约为可能电压范围的一半。下一闩锁电路以类似方式闩锁住该控制信号之第二高比特,第三个闩锁电路则闩锁住剩下的一比特。该控制信号系控制用来调整输入电压之二进制加权晶体管数组,一输出信号被发送至一输出寄存器以用来控制一输出驱动器。