会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 2. 发明专利
    • 用於執行算術運算以累加浮點數的裝置及方法
    • 用于运行算术运算以累加浮点数的设备及方法
    • TW201821979A
    • 2018-06-16
    • TW106136025
    • 2017-10-20
    • 英商ARM股份有限公司ARM LIMITED
    • 陸茲 大衛雷蒙LUTZ, DAVID RAYMOND伯吉斯 尼爾BURGESS, NEIL海德斯 克里斯朵夫尼爾HINDS, CHRISTOPHER NEAL英霍斯特韋特 安迪雅絲杜ENGH-HALSTVEDT, ANDREAS DUE
    • G06F7/483
    • 本發明提供用於執行算術運算以累加浮點數之裝置及方法。裝置包含用以執行算術運算之執行電路系統,及解碼器電路系統,此解碼器電路系統用以解碼指令序列以產生控制訊號來控制由執行電路系統執行的算術運算。提供轉換及累加指令,且解碼器電路系統回應於解碼指令序列內之此種轉換及累加指令,以產生一或多個控制訊號來控制執行電路系統。特定言之,執行電路系統回應於這種控制訊號以將由轉換及累加指令識別之至少一個浮點運算元轉換成具有M分數位元的對應N位元定點運算元,其中M小於N且M取決於浮點運算元之格式。另外,執行電路系統累加每個對應N位元定點運算元及由轉換及累加指令識別之P位元定點運算元,以產生P位元定點結果值,其中P大於N且亦具有M分數位元。此處以關聯之方式提供了用於累加浮點數的快速且有效之機制,並由此使得產生可再生且正確之結果,而與累加浮點數之順序無關。
    • 本发明提供用于运行算术运算以累加浮点数之设备及方法。设备包含用以运行算术运算之运行电路系统,及译码器电路系统,此译码器电路系统用以译码指令串行以产生控制信号来控制由运行电路系统运行的算术运算。提供转换及累加指令,且译码器电路系统回应于译码指令串行内之此种转换及累加指令,以产生一或多个控制信号来控制运行电路系统。特定言之,运行电路系统回应于这种控制信号以将由转换及累加指令识别之至少一个浮点算子转换成具有M分数码元的对应N比特定点算子,其中M小于N且M取决于浮点算子之格式。另外,运行电路系统累加每个对应N比特定点算子及由转换及累加指令识别之P比特定点算子,以产生P比特定点结果值,其中P大于N且亦具有M分数码元。此处以关联之方式提供了用于累加浮点数的快速且有效之机制,并由此使得产生可再生且正确之结果,而与累加浮点数之顺序无关。
    • 3. 发明专利
    • 向量產生指令
    • 矢量产生指令
    • TW201823972A
    • 2018-07-01
    • TW106139279
    • 2017-11-14
    • 英商ARM股份有限公司ARM LIMITED
    • 波特曼 弗朗索瓦克里斯多福雅客BOTMAN, FRANCOIS CHRISTOPHER JACQUES格羅卡特 湯瑪士克里斯多夫GROCUTT, THOMAS CHRISTOPHER伯吉斯 尼爾BURGESS, NEIL
    • G06F9/30
    • 提供一種設備及方法以用於實施向量處理操作。特定而言,此設備具有處理電路系統以實施向量處理操作,並具有指令解碼器以解碼向量指令,以控制處理電路系統以實施由向量指令規定的向量處理操作。此指令解碼器可回應於識別純量啟動值及繞回控制資訊的向量產生指令,以控制處理電路系統以產生包含複數個元素的向量。特定而言,此處理電路系統經排列以產生此向量,以使得複數個元素之第一元素視純量啟動值而定,及複數個元素的值遵循規則進行序列,此序列受約束以根據需求繞回,以確保每一值處於利用此繞回控制資訊決定之一邊界內。向量產生指令可用於多種情況,一特定使用情況可為在記憶體內實施循環定址模式,其中向量產生指令可與關連向量記憶體存取指令耦合。此種方法可移除對在記憶體存取路徑內提供額外邏輯以支援此種循環定址的需求。
    • 提供一种设备及方法以用于实施矢量处理操作。特定而言,此设备具有处理电路系统以实施矢量处理操作,并具有指令译码器以译码矢量指令,以控制处理电路系统以实施由矢量指令规定的矢量处理操作。此指令译码器可回应于识别纯量启动值及绕回控制信息的矢量产生指令,以控制处理电路系统以产生包含复数个元素的矢量。特定而言,此处理电路系统经排列以产生此矢量,以使得复数个元素之第一元素视纯量启动值而定,及复数个元素的值遵循守则进行串行,此串行受约束以根据需求绕回,以确保每一值处于利用此绕回控制信息决定之一边界内。矢量产生指令可用于多种情况,一特定使用情况可为在内存内实施循环寻址模式,其中矢量产生指令可与关连矢量内存存取指令耦合。此种方法可移除对在内存存取路径内提供额外逻辑以支持此种循环寻址的需求。
    • 4. 发明专利
    • 用於在二進位數上進行移位功能的資料處理設備及方法
    • 用于在二进制数上进行移位功能的数据处理设备及方法
    • TW201539318A
    • 2015-10-16
    • TW104104842
    • 2015-02-12
    • ARM股份有限公司ARM LIMITED
    • 陸茲大衛雷蒙LUTZ, DAVID RAYMOND伯吉斯尼爾BURGESS, NEIL
    • G06F7/483
    • G06F5/01G06F5/012G06F7/74
    • 本發明提供一種用於在二進位數上進行移位功能的資料處理設備及方法。該設備包含計數判定電路系統,該計數判定電路系統用於判定二進位數中具有預定位元值的連續位元位置數量,該計數判定電路系統輸出指示所判定連續位元位置數量的計數值。與計數判定電路系統操作並行使用粗移位電路系統,以針對至少一個預定數量之連續位元位置判定二進位數內的彼預定數量之連續位元位置是否具有該預定位元值。隨後基於彼判定在二進位數上進行初始移位運算以便產生中間二進位數。一旦計數值自計數判定電路系統可用,精移位電路系統隨後基於由計數判定電路系統輸出的計數值在中間二進位數上進行進一步移位運算,以便產生結果二進位數。儘管仍自計數判定電路系統擷取計數值,但此提供一種在二進位數上進行移位功能之有效機制。
    • 本发明提供一种用于在二进制数上进行移位功能的数据处理设备及方法。该设备包含计数判定电路系统,该计数判定电路系统用于判定二进制数中具有预定比特值的连续比特位置数量,该计数判定电路系统输出指示所判定连续比特位置数量的计数值。与计数判定电路系统操作并行使用粗移位电路系统,以针对至少一个预定数量之连续比特位置判定二进制数内的彼预定数量之连续比特位置是否具有该预定比特值。随后基于彼判定在二进制数上进行初始移位运算以便产生中间二进制数。一旦计数值自计数判定电路系统可用,精移位电路系统随后基于由计数判定电路系统输出的计数值在中间二进制数上进行进一步移位运算,以便产生结果二进制数。尽管仍自计数判定电路系统截取计数值,但此提供一种在二进制数上进行移位功能之有效机制。
    • 6. 发明专利
    • 具有SIMD處理電路系統的資料處理裝置
    • 具有SIMD处理电路系统的数据处理设备
    • TW201502995A
    • 2015-01-16
    • TW103118467
    • 2014-05-27
    • ARM股份有限公司ARM LIMITED
    • 陸茲大衛雷蒙LUTZ, DAVID RAYMOND伯吉斯尼爾BURGESS, NEIL
    • G06F9/46G06F9/38
    • G06F9/3887G06F9/30014G06F9/30032G06F9/30036
    • 一種資料處理裝置,該資料處理裝置具有:排列電路系統,該排列電路系統用於執行排列運算以改變至少一個源運算元之資料元件大小或資料元件位置,以產生第一SIMD運算元及第二SIMD運算元;及SIMD處理電路系統,該SIMD處理電路系統用於對第一SIMD運算元及第二SIMD運算元執行SIMD運算。回應於需要排列運算之第一SIMD指令,指令解碼器控制排列電路系統執行排列運算以產生第一SIMD運算元及第二SIMD運算元,及隨後控制SIMD處理電路系統以使用該等運算元執行SIMD運算。回應於不需要排列運算之第二SIMD指令,指令解碼器控制SIMD處理電路系統使用由指令所識別的第一SIMD運算元及第二SIMD運算元執行SIMD運算,而無需經由排列電路系統傳遞該等SIMD運算元。
    • 一种数据处理设备,该数据处理设备具有:排列电路系统,该排列电路系统用于运行排列运算以改变至少一个源算子之数据组件大小或数据组件位置,以产生第一SIMD算子及第二SIMD算子;及SIMD处理电路系统,该SIMD处理电路系统用于对第一SIMD算子及第二SIMD算子运行SIMD运算。回应于需要排列运算之第一SIMD指令,指令译码器控制排列电路系统运行排列运算以产生第一SIMD算子及第二SIMD算子,及随后控制SIMD处理电路系统以使用该等算子运行SIMD运算。回应于不需要排列运算之第二SIMD指令,指令译码器控制SIMD处理电路系统使用由指令所识别的第一SIMD算子及第二SIMD算子运行SIMD运算,而无需经由排列电路系统传递该等SIMD算子。