会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 1. 发明专利
    • 接收電路及通訊系統
    • 接收电路及通信系统
    • TW201628346A
    • 2016-08-01
    • TW104128821
    • 2015-09-01
    • 東芝股份有限公司KABUSHIKI KAISHA TOSHIBA
    • 藤井伸介FUJII, SHINSUKE
    • H04B1/16
    • H04B1/16H04L7/0087H04L25/0266
    • 依據實施形態,接收電路係對於透過發送AC耦合元件發送發送訊號的發送電路,透過被AC耦合於前述發送AC耦合元件的接收AC耦合元件接收接收訊號。前述接收電路係具備可變增益放大器、遲滯電路、第1控制電路。前述可變增益放大器,係以可變的增益來放大前述接收訊號,並輸出放大訊號。前述遲滯電路,係於輸出入特性具有遲滯,因應前述放大訊號,輸出輸出訊號。前述第1控制電路,係以前述放大訊號的振幅接近基準振幅之方式控制前述增益。
    • 依据实施形态,接收电路系对于透过发送AC耦合组件发送发送信号的发送电路,透过被AC耦合于前述发送AC耦合组件的接收AC耦合组件接收接收信号。前述接收电路系具备可变增益放大器、迟滞电路、第1控制电路。前述可变增益放大器,系以可变的增益来放大前述接收信号,并输出放大信号。前述迟滞电路,系于输出入特性具有迟滞,因应前述放大信号,输出输出信号。前述第1控制电路,系以前述放大信号的振幅接近基准振幅之方式控制前述增益。
    • 5. 发明专利
    • 通訊系統及發射機
    • 通信系统及发射机
    • TW201605177A
    • 2016-02-01
    • TW104105072
    • 2015-02-13
    • 東芝股份有限公司KABUSHIKI KAISHA TOSHIBA
    • 藤井伸介FUJII, SHINSUKE青山磨AOYAMA, TAKUMA柴山裕征SHIBAYAMA, HIROYUKI
    • H04B1/04H04B7/00H04B1/00
    • H04B3/544H04B3/00
    • 根據一項實施例,一種通訊系統包括一發射電極、一第一傳輸線、一傳輸電路、一接收電極、一第二傳輸線以及一接收電路。該第一傳輸線包括連接到該發射電極的一個端點。該傳輸電路連接到該第一傳輸線的另一端點並且組態以發射一傳輸訊號。該接收電極電容式地耦合到該發射電極。該第二傳輸線包括連接到該接收電極的一個端點。該接收電路連接到該第二傳輸線的另一端點,並且組態以接收經過該接收電極與該第二傳輸線的一接收訊號。該第一傳輸線與該第二傳輸線的特徵阻抗會大於該傳輸線的一輸出阻抗。
    • 根据一项实施例,一种通信系统包括一发射电极、一第一传输线、一传输电路、一接收电极、一第二传输线以及一接收电路。该第一传输线包括连接到该发射电极的一个端点。该传输电路连接到该第一传输线的另一端点并且组态以发射一传输信号。该接收电极电容式地耦合到该发射电极。该第二传输线包括连接到该接收电极的一个端点。该接收电路连接到该第二传输线的另一端点,并且组态以接收经过该接收电极与该第二传输线的一接收信号。该第一传输线与该第二传输线的特征阻抗会大于该传输线的一输出阻抗。
    • 8. 发明专利
    • 收訊電路及通訊系統
    • 收讯电路及通信系统
    • TW201541875A
    • 2015-11-01
    • TW103127755
    • 2014-08-13
    • 東芝股份有限公司KABUSHIKI KAISHA TOSHIBA
    • 藤井伸介FUJII, SHINSUKE
    • H04B1/16
    • H04B3/00H04L25/0272H04L25/03885
    • 若依據實施形態,則透過與送訊電極電容耦合之收訊電極,而將從前記送訊電極所發送之訊號所相應之收訊訊號予以接收的收訊電路,係具備:加算器、遲滯電路、平移暫存器、回授訊號生成器。前記加算器,係對前記收訊訊號加算1或複數個回授訊號。前記遲滯電路,係輸出入特性具有遲滯,隨應於前記加算器之輸出訊號而將輸出資料予以輸出。前記平移暫存器,係令前記遲滯電路之輸出資料依序平移。前記回授訊號生成器,係隨應於前記平移暫存器之各輸出資料,而生成對應之前記回授訊號。
    • 若依据实施形态,则透过与送讯电极电容耦合之收讯电极,而将从前记送讯电极所发送之信号所相应之收讯信号予以接收的收讯电路,系具备:加算器、迟滞电路、平移寄存器、回授信号生成器。前记加算器,系对前记收讯信号加算1或复数个回授信号。前记迟滞电路,系输出入特性具有迟滞,随应于前记加算器之输出信号而将输出数据予以输出。前记平移寄存器,系令前记迟滞电路之输出数据依序平移。前记回授信号生成器,系随应于前记平移寄存器之各输出数据,而生成对应之前记回授信号。