会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 1. 实用新型
    • 均提供加强型犛耙式架構之基地台和使用者裝置之網路 A NETWORK OF BASE STATIONS(BSs) AND USER EQUIPMENTS(UEs) EACH PROVIDED WITH AN ENHANCED PAKE STRUCTURE
    • 均提供加强型牦耙式架构之基地台和用户设备之网络 A NETWORK OF BASE STATIONS(BSs) AND USER EQUIPMENTS(UEs) EACH PROVIDED WITH AN ENHANCED PAKE STRUCTURE
    • TWM246926U
    • 2004-10-11
    • TW091221327
    • 2002-12-27
    • 數位際技術公司 INTERDIGITAL TECHNOLOGY CORPORATION
    • 威廉C. 漢凱特 WILLIAM C. HACKETT
    • H04BH04Q
    • H04B1/7117H04B2201/70707
    • 本創作揭示一種網路,其具有複數個基地台(BS)與使用者裝置(UE)。各UE均具有一個應用於一分頻雙工(FDD)通訊系統之犛耙式架構,其亦可應用於TDD與TD-SCDMA類型的通訊系統中,其設計目的係為顯著減少所需記憶體容量,從而亦減小了一個結合有該記憶體的專用積體電路(ASIC)之晶粒上的區域。一單一電路緩衝器,其較佳者係為共享記憶體類型之電路緩衝器,係由一犛耙式接收器之所有犛耙式指部共享,以顯著減少以一UE接收來自於一基地台之多路徑信號在時間對準上所需之硬體與軟體。該獨特時間對準技術亦可減少用來追蹤複數(典型的為三)個基地台所需之代碼產生器之數目。一多工器將該等代碼產生器選擇性耦合至該等犛耙式指部。
    • 本创作揭示一种网络,其具有复数个基地台(BS)与用户设备(UE)。各UE均具有一个应用于一分频双工(FDD)通信系统之牦耙式架构,其亦可应用于TDD与TD-SCDMA类型的通信系统中,其设计目的系为显着减少所需内存容量,从而亦减小了一个结合有该内存的专用集成电路(ASIC)之晶粒上的区域。一单一电路缓冲器,其较佳者系为共享内存类型之电路缓冲器,系由一牦耙式接收器之所有牦耙式指部共享,以显着减少以一UE接收来自于一基地台之多路径信号在时间对准上所需之硬件与软件。该独特时间对准技术亦可减少用来追踪复数(典型的为三)个基地台所需之代码产生器之数目。一多任务器将该等代码产生器选择性耦合至该等牦耙式指部。
    • 3. 发明专利
    • 加强型犛耙式架構 ENHANCED RAKE STRUCTURE
    • 加强型牦耙式架构 ENHANCED RAKE STRUCTURE
    • TWI290797B
    • 2007-12-01
    • TW092127563
    • 2002-12-27
    • 數位際技術公司 INTERDIGITAL TECHNOLOGY CORPORATION
    • 威廉C. 漢凱特 WILLIAM C. HACKETT
    • H04B
    • H04B1/7117H04B2201/70707
    • 本發明揭示一用於一分頻雙工(FDD)通訊系統之犛耙式架構,其亦可用於TDD與TD-SCDMA類型通訊系統中,其設計目的為顯著減少所需記憶體容量,從而亦減小一專用積體電路(ASIC)之晶粒上的整合該記憶體之一區域。一單一電路緩衝器,其較佳者係共享記憶體類型,由一犛耙式接收器之所有犛耙式指部共享,以顯著減少用於將一 UE接收來自於一基地台之多路徑信號在時間上對準所需之硬體與軟體。該獨特時間對準技術亦可減少用於追蹤複數(典型的為三)個基地台所需之代碼產生器之數目。
    • 本发明揭示一用于一分频双工(FDD)通信系统之牦耙式架构,其亦可用于TDD与TD-SCDMA类型通信系统中,其设计目的为显着减少所需内存容量,从而亦减小一专用集成电路(ASIC)之晶粒上的集成该内存之一区域。一单一电路缓冲器,其较佳者系共享内存类型,由一牦耙式接收器之所有牦耙式指部共享,以显着减少用于将一 UE接收来自于一基地台之多路径信号在时间上对准所需之硬件与软件。该独特时间对准技术亦可减少用于追踪复数(典型的为三)个基地台所需之代码产生器之数目。
    • 4. 发明专利
    • 加强行犛耙式架構 ENHANCED RAKE STRUCTURE
    • 加强行牦耙式架构 ENHANCED RAKE STRUCTURE
    • TW200421739A
    • 2004-10-16
    • TW092127563
    • 2002-12-27
    • 數位際技術公司 INTERDIGITAL TECHNOLOGY CORPORATION
    • 威廉C. 漢凱特 WILLIAM C. HACKETT
    • H04B
    • H04B1/7117H04B2201/70707
    • 本發明揭示一用於一分頻雙工(FDD)通訊系統之犛耙式架構,其亦可用於TDD與TD–SCDMA類型通訊系統中,其設計目的為顯著減少所需記憶體容量,從而亦減小一專用積體電路(ASIC)之晶粒上的整合該記憶體之一區域。一單一電路緩衝器,其較佳者係共享記憶體類型,由一犛耙式接收器之所有犛耙式指部共享,以顯著減少用於將一UE接收來自於一基地台之多路徑信號在時間上對準所需之硬體與軟體。該獨特時間對準技術亦可減少用於追蹤複數(典型的為三)個基地台所需之代碼產生器之數目。
    • 本发明揭示一用于一分频双工(FDD)通信系统之牦耙式架构,其亦可用于TDD与TD–SCDMA类型通信系统中,其设计目的为显着减少所需内存容量,从而亦减小一专用集成电路(ASIC)之晶粒上的集成该内存之一区域。一单一电路缓冲器,其较佳者系共享内存类型,由一牦耙式接收器之所有牦耙式指部共享,以显着减少用于将一UE接收来自于一基地台之多路径信号在时间上对准所需之硬件与软件。该独特时间对准技术亦可减少用于追踪复数(典型的为三)个基地台所需之代码产生器之数目。